端面型热打印头及其制造方法

    公开(公告)号:CN1275775C

    公开(公告)日:2006-09-20

    申请号:CN200310118796.2

    申请日:2003-12-03

    Inventor: 佐藤清

    Abstract: 本发明涉及拟似端面型热打印头及其制造方法。可以得到能够确实地防止发生开路·短路,能够以高图象分辨率进行打字的拟似端面型热打印头及其制造方法。这是在衬底上顺序地层积保温层、绝缘层、多个发热电阻体、分别与该多个发热电阻体的电阻长方向的两端部导通的导体和保护层,使多个发热电阻体位于衬底端面一侧的端部的拟似端面型热打印头,对上述绝缘层的表面进行CMP平坦化,在该CMP平坦面上,层积并形成上述多个发热电阻体、导体和保护层。

    热敏头及其制造方法
    22.
    发明公开

    公开(公告)号:CN1498767A

    公开(公告)日:2004-05-26

    申请号:CN200310104798.6

    申请日:2003-11-05

    Inventor: 佐藤清

    Abstract: 一种热敏头及其制造方法,在具有多个发热电阻体(4a)、决定各发热电阻体(4a)的平面大小的绝缘隔离膜(5)、以及使所述各发热电阻体(4a)的电阻长度方向上两端导通的导体(6)的热敏头(1)中,导体(6)的发热电阻体(4a)一侧的端部,朝向发热电阻体(4a)、膜厚减少地倾斜形成,不覆盖在发热电阻体(4a)及所述绝缘隔离膜(5)上。这种热敏头在具有形成在多个发热电阻体上的绝缘隔离膜的热敏头(1)中,能够以更少的工序形成,且导体不覆盖在发热电阻体上。

    输入装置的制造方法
    23.
    发明公开

    公开(公告)号:CN105511674A

    公开(公告)日:2016-04-20

    申请号:CN201510894604.X

    申请日:2012-12-27

    CPC classification number: G06F3/041 G06F3/044 G06F2203/04103

    Abstract: 本发明的目的在于,提供一种尤其是与现有技术相比能够抑制配线电阻的上升的输入装置。具有:透明基材(2);从各透明电极(3)向位于显示区域的侧部的装饰区域(25)内延伸形成的第一配线层(8);在与第一配线层(8)的表面对置的位置处具备接触孔(20a)且形成在透明基材的表面侧的绝缘层(20);形成在接触孔(20a)内的导电部(21);与导电部(21)成为一体且延伸形成在绝缘层(20)的表面,并与第一配线层(8)电连接的第二配线层(15a)。以使接触孔(20a)的宽度尺寸(T1)从第一配线层的表面侧朝向绝缘层的表面侧逐渐增大地形成的方式,将接触孔(20a)的侧壁面(20c)形成为倾斜面。并且,导电部(21)填充在接触孔内。

    输入装置及其制造方法
    24.
    发明授权

    公开(公告)号:CN103257763B

    公开(公告)日:2016-04-06

    申请号:CN201210579734.0

    申请日:2012-12-27

    Abstract: 本发明的目的在于,提供一种尤其是与现有技术相比能够抑制配线电阻的上升的输入装置。具有:透明基材(2);从各透明电极(3)向位于显示区域的侧部的装饰区域(25)内延伸形成的第一配线层(8);在与第一配线层(8)的表面对置的位置处具备接触孔(20a)且形成在透明基材的表面侧的绝缘层(20);形成在接触孔(20a)内的导电部(21);与导电部(21)成为一体且延伸形成在绝缘层(20)的表面,并与第一配线层(8)电连接的第二配线层(15a)。以使接触孔(20a)的宽度尺寸(T1)从第一配线层的表面侧朝向绝缘层的表面侧逐渐增大地形成的方式,将接触孔(20a)的侧壁面(20c)形成为倾斜面。并且,导电部(21)填充在接触孔内。

    输入装置及其制造方法
    25.
    发明授权

    公开(公告)号:CN103076913B

    公开(公告)日:2016-01-20

    申请号:CN201210434190.9

    申请日:2011-07-06

    CPC classification number: G06F3/044

    Abstract: 本发明提供输入装置及其制造方法。配线层具备:设置在与电极层的端部连接的连接位置的连接端部(23a~23e)、从所述连接端部引出的配线延伸部(24a~24e)。多个所述配线层的配线延伸部(24a~24e)分别以在从输入区域观察为相同侧的X1侧非输入区域(12a)沿X1-X2方向空开间隔的状态沿Y1-Y2方向延伸,并且各配线延伸部(24a~24e)的配线宽度形成为如下方式,即,在沿所述X1-X2并列设置的所述配线层的个数越少的区域,各配线延伸部(24a~24e)的配线宽度越大。

    输入装置及其制造方法
    26.
    发明公开

    公开(公告)号:CN102844730A

    公开(公告)日:2012-12-26

    申请号:CN201180018663.0

    申请日:2011-07-06

    CPC classification number: G06F3/044

    Abstract: 本发明提供输入装置及其制造方法。配线层具备:设置在与电极层的端部连接的连接位置的连接端部(23a~23e)、从所述连接端部引出的配线延伸部(24a~24e)。多个所述配线层的配线延伸部(24a~24e)分别以在从输入区域观察为相同侧的X1侧非输入区域(12a)沿X1-X2方向空开间隔的状态沿Y1-Y2方向延伸,并且各配线延伸部(24a~24e)的配线宽度形成为如下方式,即,在沿所述X1-X2并列设置的所述配线层的个数越少的区域,各配线延伸部(24a~24e)的配线宽度越大。

    静电容量检测型的可动传感器

    公开(公告)号:CN102084258B

    公开(公告)日:2012-08-08

    申请号:CN200980125605.0

    申请日:2009-07-02

    CPC classification number: G01P15/125 G01P15/08 H01L29/84

    Abstract: 本发明提供一种薄型且小型并能够高精度地检测可动部的移动量的可动传感器。第一可动部(2)和第二可动部(4)通过连结连杆部(10a)和支承连杆部(20a)连结,以如果第一可动部(2)接近固定部(50)则第二可动部(4)离开固定部(50)的方式进行动作。在固定部(50)上设有第一固定电极(51)和第二固定电极(52),在第一可动部(2)的表面(2a)上设置与第一固定电极(51)相对向的第一可动电极,在第二可动部(4)的表面(4a)上设置与第二固定电极(52)相对向的第二可动电极。由于第一可动部(2)和第二可动部(4)反向移动,因此通过求出第一固定电极(51)和第一可动电极之间的静电容量的变化、与第二固定电极(52)和第二可动电极之间的静电容量的变化之差,而能够检测第一可动部(2)的移动状态。

    磁性传感器
    28.
    发明授权

    公开(公告)号:CN101517427B

    公开(公告)日:2012-07-18

    申请号:CN200780035610.3

    申请日:2007-02-07

    Abstract: 本发明的目的是提供一种与外部磁场的极性无关、可利用双极进行稳定动作的采用了磁阻效应元件的磁性传感器。第1磁阻效应元件(10、11)的电阻值R根据正方向上的外部磁场(H1)的磁场强度变化而发生变化,并且第2磁阻效应元件(12、13)保持固定的电阻值。另外,上述第2磁阻效应元件(12、13)的电阻值R根据负方向上的外部磁场(H2)的磁场强度变化进行变化,并且上述第1磁阻效应元件(10、11)保持固定的电阻值。由此构成与外部磁场的极性无关、可利用双极进行稳定动作的磁性传感器。

    热敏头及其制造方法
    29.
    发明授权

    公开(公告)号:CN1265968C

    公开(公告)日:2006-07-26

    申请号:CN200310104798.6

    申请日:2003-11-05

    Inventor: 佐藤清

    Abstract: 一种热敏头及其制造方法,在具有多个发热电阻体(4a)、决定各发热电阻体(4a)的平面大小的绝缘隔离膜(5)、使所述各发热电阻体(4a)的电阻长度方向上两端导通的导体(6)以及保护膜(7)的热敏头(1)中,导体(6)的发热电阻体(4a)一侧的端部,朝向发热电阻体(4a)、膜厚减少地倾斜形成,不覆盖在发热电阻体(4a)及所述绝缘隔离膜(5)上。这种热敏头在具有形成在多个发热电阻体上的绝缘隔离膜的热敏头(1)中,能够以更少的工序形成,且导体不覆盖在发热电阻体上。

    薄膜电阻元件及其制造方法

    公开(公告)号:CN1216385C

    公开(公告)日:2005-08-24

    申请号:CN02123295.4

    申请日:2002-06-17

    Inventor: 佐藤清

    CPC classification number: H01C1/142 H01C7/006

    Abstract: 一种薄膜电阻元件,是一种在基板上形成具有规定长宽的电阻体薄膜,在宽度方向上横跨该电阻体并露出电阻体两端部地形成绝缘体层图形,然后使绝缘体层的周缘形成倾斜,使两电极可分别通过基础镀层连接到电阻体两端部的薄膜电阻元件。提供一种可实现电极低电阻化,且电阻值偏差小、精度高的薄膜电阻元件。

Patent Agency Ranking