用于测量闪烁噪声的电路及其使用方法

    公开(公告)号:CN106053972B

    公开(公告)日:2020-04-10

    申请号:CN201510565931.0

    申请日:2015-09-08

    Inventor: 黎兆杰 沈瑞滨

    Abstract: 本发明提供一种闪烁噪声测量电路,包括第一部分。第一部分包括串联连接的多个第一级。第一部分包括:第一反馈开关元件,被配置为将多个第一级的输出选择性地反馈至多个第一级的输入端。第一部分包括第一部分连接开关元件。闪烁噪声测量电路包括连接至第一部分的第二部分。第二部分包括串联连接的多个第二级,其中第一部分连接开关元件被配置为将多个第二级选择性地连接至多个第一级。第二部分包括:第二反馈开关元件,被配置为将多个第二级的输出选择性地反馈至多个第一级的输入端。本发明还提供了一种确定闪烁噪声的方法。

    锁相回路电路
    22.
    发明公开

    公开(公告)号:CN109412587A

    公开(公告)日:2019-03-01

    申请号:CN201711096553.1

    申请日:2017-11-09

    Abstract: 本发明实施例公开一种锁相回路电路。所述电路包括数字开关式锁相回路(PLL)及下取样电路,所述数字开关式锁相回路电连接到输入时钟信号连接及输出时钟信号连接,所述下取样电路连接到输入时钟信号连接。所述电路还包括数字控制延迟线及注入脉冲发生器,所述数字控制延迟线接收下取样电路的输出,所述注入脉冲发生器接收数字控制延迟线的输出且被连接成向数字开关式锁相回路(PLL)的一部分提供注入脉冲。所述电路进一步包括注入定时校准电路,所述注入定时校准电路连接到数字控制延迟线的控制输入。所述电路提供对注入定时的校准及带宽优化,从而减小锁相回路的输出信号中的抖动。

    用于高密度集成电路的电平转换器

    公开(公告)号:CN104052454B

    公开(公告)日:2017-04-26

    申请号:CN201410084380.1

    申请日:2014-03-07

    Inventor: 黄天建 沈瑞滨

    Abstract: 本发明公开了一种用于高密度集成电路的电平转换器,用于在核心电压范围的电压和较大的I/O电压范围的电压之间进行转换。电平转换器具有作为在核心电压范围内操作的核心器件的互连晶体管。电平转换器连接至处于I/O电压范围的第一和第二电源接口。用作核心器件的电压钳位元件的阈值电压大于或等于I/O电压范围和核心电压范围之间的压差,并且被配置为防止晶体管受到超过核心电压范围的过压。电平转换器的输入在核心电压范围内。电平转换器输出信号的高电平为I/O电压范围的高电压且低电平比核心电压范围的低电压电平大接近一个阈值电压。

    延迟锁相环以及配置延迟单元的泵电流比的方法

    公开(公告)号:CN113141178B

    公开(公告)日:2024-08-27

    申请号:CN202110055298.6

    申请日:2021-01-15

    Abstract: 本发明的实施例提供了一种延迟锁相环包括:相位检测器,被配置为检测第一时钟和第二时钟之间的相位差;电荷泵,被配置为基于由相位检测器提供的相位差,根据第一电荷量增加在电容性负载处的电荷量,并且根据第二电荷量减少在电容性负载处的电荷量;采样和保持电路,被配置为从电容性负载接收电荷量并且保持电荷量;以及电压控制延迟线,被配置为基于从采样和保持电路接收的电荷量来选择延迟量。延迟锁相环的至少一个参数被配置为使得通过调整延迟单元的延迟量和/或耦合到延迟单元的电流量来获得延迟单元的期望泵电流比。本发明的实施例还提供了一种配置延迟单元的泵电流比的方法。

    重对齐方法、重对齐装置以及重对齐系统

    公开(公告)号:CN115499001A

    公开(公告)日:2022-12-20

    申请号:CN202210009825.4

    申请日:2022-01-06

    Abstract: 本揭示文章揭露了一种可程序化调节器压控环形振荡器的重对齐方法、重对齐装置以及重对齐系统。重对齐方法包含以下步骤。基于一个或多个调控字串对电阻器组阵列的可变电阻进行设定。从锁相回路电路接收一个电压,此电压由耦合到电阻器组阵列的运算放大器接收。基于锁相回路电路与电阻器组阵列之间电压的比较,由电阻器组阵列产生第一信号。基于第一信号控制耦接至电阻器组阵列的环形振荡器的操作。重对齐电路以第一信号重对齐环形震荡器的波形相位。

    振荡器增益调节器电路及其选择方法以及锁相回路

    公开(公告)号:CN115296663A

    公开(公告)日:2022-11-04

    申请号:CN202210435244.7

    申请日:2022-04-24

    Abstract: 一种振荡器增益调节器电路及其选择方法以及锁相回路,用于混合式振荡器的自动增益调节器可用于克服混合式锁相回路(phase locked loop,PLL)的频率限制。例如,用于混合式振荡器的自动增益调节器可包括混合式振荡器,用以接收粗调信号及增益调节信号且产生具有混合式PLL的指定频率范围内的任何频率的输出信号。用于混合式PLL的自动增益调节器进一步可包括微调阵列,用以接收一或多个微调选择信号且产生由混合式振荡器接收的增益调节信号。微调阵列根据混合式振荡器的操作频率范围产生增益调节信号以调节混合式振荡器的增益。

    混合锁相环及其运行方法
    29.
    发明授权

    公开(公告)号:CN108123712B

    公开(公告)日:2022-03-29

    申请号:CN201711046545.6

    申请日:2017-10-31

    Abstract: 本发明提供了一种混合锁相环(PLL)器件,该混合锁相环(PLL)器件结合了数字控制环路和模拟控制环路的优势。例如,混合PLL包括接收混合PLL的输入参考信号和输出信号并生成数字调节字的数字控制环路。混合PLL还包括接收混合PLL的输入参考信号和输出信号并生成输出电压的模拟控制环路。混合PLL还包括混合振荡器。在混合PLL的频率跟踪运行模式期间,数字控制环路的振荡控制器使用数字调节字控制混合振荡器并禁用模拟控制环路。在混合PLL的相位跟踪运行模式期间,振荡控制器使能模拟控制环路以控制混合振荡器。本发明还提供了一种混合锁相环器件的运行方法。

Patent Agency Ranking