基于多设备节点的CAN总线错误恢复方法、设备及介质

    公开(公告)号:CN115484124A

    公开(公告)日:2022-12-16

    申请号:CN202211011257.8

    申请日:2022-08-23

    Abstract: 本发明公开了一种基于多设备节点的CAN总线错误恢复方法、设备及介质,属于国产芯片应用领域,包括步骤:S1,检测单设备节点中的CAN总线的SR寄存器;S2,若发现主CAN总线某个设备节点的CAN总线的SR寄存器状态不佳,则进行S3;若发现两路主备CAN总线总线的某个设备节点SR寄存器不佳,则进行S4,否则进行S5;S3,对国产FPGA的CAN总线进行热备份,启动另一路备CAN总线,返回S1;S4,对国产FPGA的CAN总线中的问题设备节点进行复位,返回S1;S5,国产FPGA的CAN总线进行CAN数据通信。本发明解决了CAN总线采用直线型拓扑挂接多设备节点时,存在通信状态不佳的问题,可靠性高。

    多优先级控制电路
    23.
    发明公开

    公开(公告)号:CN113162606A

    公开(公告)日:2021-07-23

    申请号:CN202110338010.6

    申请日:2021-03-30

    Abstract: 本发明一种涉及主要用于自动控制或自动检测系统中的多优先级控制电路,旨在提供一种简单、可靠的多优先级控制电路用于对端口的控制通断的控制电路,本发明通过下述技术方案予以实现:第一级控制电路和多级级联控制电路,其特征在于,每一级控制电路包含连接下一级控制电路的一个二输入与门和连接在所述与门两端的D触发器,D触发器与控制端的一个二选一数据选择器并联,第一级控制电路控制端的通断,多级级联控制电路控制前级控制电路通断,第n级控制电路控制第n‑1级控制电路的通断,实现优先级控制以及控制端的通断和屏蔽。本发明将多级控制电路结合,利用各级间的关联控制,能简单有效的实现多级优先级控制。

    国产SRIO交换芯片电流倒灌导致下电不充分处理方法

    公开(公告)号:CN115314451B

    公开(公告)日:2023-06-06

    申请号:CN202211013610.6

    申请日:2022-08-23

    Abstract: 本发明公开了一种国产SRIO交换芯片电流倒灌导致下电不充分处理方法,属于国产芯片应用领域,包括步骤:针对国产SRIO交换芯片,优化其上下电流程:在上电过程中先拉低控制管脚电平,上完电后再拉高相应控制管脚;在下电过程中先拉低控制管脚电平,再控制电源芯片拉低3.3V。本发明保证了NMS1800芯片上下电流程后能正常工作,同时没有倒灌电流的存在,也减小了电路上的无用功耗,保证了设计的低功耗要求。

    系统级SoC芯片低功耗控制电路

    公开(公告)号:CN113050780A

    公开(公告)日:2021-06-29

    申请号:CN202110338065.7

    申请日:2021-03-30

    Abstract: 本发明涉及一种系统级SoC芯片低功耗控制电路,旨在提供一种简单、可靠的,对基于AMBA AXI架构的SoC芯片低功耗控制电路。AXI主设备接口控制电路接收AXI主设备命令,控制各从设备是否进入低功耗模式的AXI从设备接口控制电路,根据握手机制数据传输协议将接收AXI主设备发送的低功耗控制命令和不同的功能,分别送入AXI从设备接口控制电路、时钟控制电路,AXI从设备接口控制电路接收到命令后,根据指令,向DWAXI从设备发起低功耗请求,同时等待DWAXI从设备发出的握手信号,利用DesignWare AXI IP核中低功耗接口对多个从设备、AXI总线时钟进行低功耗控制,降低SoC芯片功耗。

Patent Agency Ranking