-
公开(公告)号:CN118842549A
公开(公告)日:2024-10-25
申请号:CN202411028184.2
申请日:2024-07-30
Applicant: 杭州晨晓科技股份有限公司
Abstract: 本申请公开了时钟恢复方法,对接收数据比特计数;每间隔第一预设时间获取比特计数值,将当前获取的比特计数值定义为第一计数值,获取第一数值的时间定义为第一时戳,上一次获取的比特计数值定义为第二计数值,获取第二数值的时间定义为第二时戳,第一时戳和第二时戳由时戳计数器产生;基于第一计数值和第二计数值之间的计数差值,以及基于第一时戳与第二时戳之间的时间差值,确定数据速率,根据数据速率与第二预设时间确定第一比特总数量N0,第二预设时间大于第一预设时间,第二预设时间为M个时戳计数器的时钟周期;利用sigma‑delta方法将N0个比特值均匀分布在M个时钟周期中,获取第一恢复时钟。本申请能够实现透传SDH业务数据中恢复时钟的功能。
-
公开(公告)号:CN112052206B
公开(公告)日:2023-03-28
申请号:CN202010894200.1
申请日:2020-08-31
Applicant: 浙江双成电气有限公司 , 绍兴建元电力集团有限公司 , 国网浙江省电力有限公司绍兴供电公司 , 杭州晨晓科技股份有限公司
Inventor: 陈斌 , 齐银锋 , 杨才明 , 陈建平 , 金乃正 , 金军 , 朱玛 , 陶涛 , 李勇 , 张琦 , 顾建 , 李康毅 , 崔泓 , 周剑峰 , 董长征 , 谢永海 , 许晓飚
Abstract: 本发明涉及存储领域,尤其涉及基于仲裁的多端口数据存储系统,包括用户接口、用于为多端口读写存储管理的缓存管理模块以及用于为缓存管理模块和DDR控制器进行交互的控制器接口,缓存管理模块包括命令仲裁模块,用于采用BANK轮询的方式从多个队列请求中仲裁出一个用户请求命令,并将该用户请求命令送往命令切割模块;命令切割模块,用于根据要求将仲裁出来的用户请求命令切割成多个子命令;数据写入模块,用于将待写数据送入DDR控制器写数据缓存;数据读取模块,用于处理用户接口读命令请求,将存储的数据回送用户接口;自校验模块,用于检测数据在传输过程中是否出现错误。本发明增强数据存储的高可用性以及提高控制器的高效性。
-
公开(公告)号:CN110568253A
公开(公告)日:2019-12-13
申请号:CN201910879373.3
申请日:2019-09-18
Applicant: 杭州晨晓科技股份有限公司
IPC: G01R19/25 , G01R19/165
Abstract: 本发明公开了一种基于FPGA的电压监测系统,所述系统包括:设置模块设置基准电压的采样周期数为N个;通过采样模块获取当前采样周期内的当前电压值;均值模块将所述当前采样周期前的N个采样周期所对应的N个电压值求平均,得到一实时基准电压值;运算模块将所述当前电压值与所述实时基准电压值进行差值运算,得到一差值电压;判断模块当所述差值电压在一预设的阈值范围内时,判定所述当前实时电压工作正常。通过本发明,不需要搭建额外的硬件外围电压监测电路,实现了对器件的电压实时监测。
-
公开(公告)号:CN106656852B
公开(公告)日:2019-02-15
申请号:CN201611255009.2
申请日:2016-12-30
Applicant: 国网浙江省电力公司绍兴供电公司 , 国家电网公司 , 国网浙江省电力公司 , 杭州晨晓科技股份有限公司
IPC: H04L12/823 , H04L12/851
Abstract: 本发明公开一种实现报文二选一的电路结构,包括二选一判决逻辑模块,与二选一判决逻辑模块相连的等待判决缓存模块、当前SEQID缓存模块,以及与等待判决缓存模块相连的扫描逻辑模块,所述二选一判决逻辑模块的入口与2个选收通道相连,2个选收通道的报文来自同一个源设备的双发报文。本发明所述的实现报文二选一的电路结构,采用独立的二选一判决逻辑模块和等待判决缓存模块,使得各自模块的功能相对单一,便于逻辑电路实现;此外,等待判决缓存模块采用RAM复用的形式管理,节省了大量的等待判决缓存模块控制资源,使得二选一电路的报文组号可以支持到1K(1024),甚至更多。
-
公开(公告)号:CN109039519A
公开(公告)日:2018-12-18
申请号:CN201811063813.X
申请日:2018-09-12
Applicant: 杭州晨晓科技股份有限公司
IPC: H04J3/06
Abstract: 本发明公开了一种时钟同步方法及同步系统,属于时钟同步技术领域。时钟同步方法,对线路上的输入时钟源进行时戳采样,并在线路上自振生成第一时钟源,对输入时钟源监测并判断其是否有效,若有效,则将得到的时戳采样存储至锁定时钟缓存后,将锁定时钟缓存中的时戳恢复成第二时钟源,而且基于预设计时周期,读取最新的时戳采样并存储至保持时钟缓存,若无效时,依据保持时钟缓存中的时戳恢复成第三时钟源,从而可以在没有第二时钟源的情况下,选择第三时钟源为输出时钟源,使得当前线路仍然能够具有有效的输出时钟源。本发明的时钟同步方法,通过冗余设计,提高了线路上时钟同步的可靠性。
-
公开(公告)号:CN104253747B
公开(公告)日:2018-05-18
申请号:CN201410553917.4
申请日:2014-10-17
Applicant: 杭州晨晓科技股份有限公司
Inventor: 龚挺雄
IPC: H04L12/711 , H04L1/22
Abstract: 本发明公开了一种报文在链路聚合组中进行1:1保护的传输方法,包括:接收业务报文,业务报文由设置于第一网元中且聚合成功的第一端口和第二端口接收;从第一端口和所述第二端口中确定主端口和备用端口;根据主端口的聚合情况和备用端口的聚合情况,从主端口和备用端口中选取当前的工作端口;将业务报文分发给工作端口,并在工作端口的物理链路上发送业务报文,这样作为当前工作端口的主端口在发生故障后,备用端口可以替换主端口作为当前工作端口继续发送所述业务报文,节省了现有技术中备用端口由聚合失效到聚合成功所需的时间,并且在备用端口替换主端口前,已接收到之前传输的业务报文,从而降低备用端口在聚合过程中的报文丢失的可能性。
-
公开(公告)号:CN106685565A
公开(公告)日:2017-05-17
申请号:CN201611251477.2
申请日:2016-12-30
Applicant: 国网浙江省电力公司绍兴供电公司 , 国家电网公司 , 国网浙江省电力公司 , 杭州晨晓科技股份有限公司
CPC classification number: H04J3/0638 , H04B10/25 , H04J3/0602 , H04L69/06
Abstract: 本发明公开一种实现通信网络透明时钟传递的方法及系统,包括如下步骤:1)、利用了EPON系统的时间同步特性,将OLT设备和ONU设备虚拟为一台同步系统设备,简化系统传递透明时钟过程;2)、在同步报文尾部添加时戳字段,使同步报文入口时戳能携带到设备出口;3)、根据同步系统设备得到的修正驻留时间、主时钟设备和OLT设备物理口之间的P2P测距、以及从时钟设备与ONU设备物理口之间的P2P测距,得到同步报文从主时钟设备传递到从时钟设备的时间差。本发明所述的实现通信网络透明时钟传递的方法及系统,解决OLT设备和ONU设备PON口间不支持P2P测距以及驻留时间修正的问题。
-
公开(公告)号:CN106656852A
公开(公告)日:2017-05-10
申请号:CN201611255009.2
申请日:2016-12-30
Applicant: 国网浙江省电力公司绍兴供电公司 , 国家电网公司 , 国网浙江省电力公司 , 杭州晨晓科技股份有限公司
IPC: H04L12/823 , H04L12/851
CPC classification number: H04L47/2483 , H04L47/32
Abstract: 本发明公开一种实现报文二选一的电路结构,包括二选一判决逻辑模块,与二选一判决逻辑模块相连的等待判决缓存模块、当前SEQID缓存模块,以及与等待判决缓存模块相连的扫描逻辑模块,所述二选一判决逻辑模块的入口与2个选收通道相连,2个选收通道的报文来自同一个源设备的双发报文。本发明所述的实现报文二选一的电路结构,采用独立的二选一判决逻辑模块和等待判决缓存模块,使得各自模块的功能相对单一,便于逻辑电路实现;此外,等待判决缓存模块采用RAM复用的形式管理,节省了大量的等待判决缓存模块控制资源,使得二选一电路的报文组号可以支持到1K(1024),甚至更多。
-
公开(公告)号:CN114501195B
公开(公告)日:2024-03-19
申请号:CN202111666011.X
申请日:2021-12-30
Applicant: 深圳震有科技股份有限公司 , 杭州晨晓科技股份有限公司
Inventor: 曾峻波
IPC: H04Q11/00 , H04B10/032
Abstract: 本申请公开了一种基于复用段保护的倒换方法和装置,属于通信领域。所述倒换方法由具有多个同步数字体系接口卡的网络设备执行,且包括:所述网络设备通过目标同步数字体系接口卡的第一保护接口获取用于指示倒换的第一目标信息,其中,所述目标同步数字体系接口卡为所述多个同步数字体系接口卡中的接口卡,且所述目标同步数字体系接口卡被配置成执行主复用段保护协议;所述网络设备根据所述第一目标信息,通过所述目标同步数字体系接口卡执行倒换操作。
-
公开(公告)号:CN114598620B
公开(公告)日:2024-01-30
申请号:CN202210147610.9
申请日:2022-02-17
Applicant: 杭州晨晓科技股份有限公司 , 深圳震有科技股份有限公司
IPC: H04L43/08 , H04L43/0852
Abstract: 本发明提供一种运算电路,涉及电路计算技术领域。所述运算电路,包括时间差获取模块、传送常数获取模块、网络时延计算模块和偏差值获取模块。其中,时间戳获取模块用于确定时间差值S1,传送常数获取模块用于获取所属业务的参数,包括业务帧长度L和业务帧周期τ,网络时延计算模块用于计算业务数据从网络入口到网络出口的时延M3,偏差值获取模块用于根据所述目标业务从网络入口到网络出口的时延M3以及目标业务在网络入口数据写地址W1和目标业务在网络出口数据读地址R1,以准确地确定目标业务的偏差值detla,以及能够反应网络入口的数据和网络出口的数据快慢关系,为业务指针调整提供准确的依据。
-
-
-
-
-
-
-
-
-