-
公开(公告)号:CN109756225A
公开(公告)日:2019-05-14
申请号:CN201811614601.6
申请日:2018-12-27
Applicant: 复旦大学
Abstract: 本发明属于集成电路技术领域,具体为一种应用于毫米波通讯的频率综合器。本发明的频率综合器的工作频率为1GHz-80GHz;其电路结构包括一组振荡器、一组倍频器和一组分频器;振荡器采用交叉耦合的架构,其主要的频率范围是从10GHz-20GHz;首先经过二倍频实现20GHz-40GHz,再经过二倍频实现40GHz到80GHz;在低频段经过分频器依次二分频实现1GHz-10GHz,在经过多次二次分频,实现1GHz到80GHz的频率范围。
-
公开(公告)号:CN109474296A
公开(公告)日:2019-03-15
申请号:CN201811614591.6
申请日:2018-12-27
Applicant: 复旦大学
CPC classification number: H04B1/40 , H04B1/0458 , H04B1/18 , H04B7/04
Abstract: 本发明属于集成电路技术领域,具体为一种应用于5G毫米波基站的带有相位控制的四通道相控阵收发机。该四通道相控阵收发机单片集成了四通道发射机与四通道接收机,主要包括了发射天线、带有相位控制的功率放大器、发射通路中的混频器、接收天线、带有相位控制的低噪声放大器和接收通路中的混频器。通过利用低噪声放大器与功率放大器的级间匹配网络实现相移,因此,避免了传统无源移相器的高额的面积开销与插入损耗;同时该相控阵收发机单片集成了四通道发射机与四通道接收机,大大减小了整个收发机芯片的面积。因此该四通道相控阵收发机相比于传统的收发机架构,具有面积小、链路增益高的优点。
-
公开(公告)号:CN106067817B
公开(公告)日:2019-02-26
申请号:CN201610411806.9
申请日:2016-06-14
Applicant: 复旦大学
Abstract: 本发明属于集成电路技术领域,具体为基于可控非对称动态比较器的1.5比特冗余加速的逐次逼近型模数转换器。本发明提供的模数转换器结构包括两个相同的栅压自举开关,一组对称的N位二进制电容阵列,两个可控非对称动态比较器,一个普通动态比较器和SAR ADC的数字逻辑电路模块。本发明引入1.5比特冗余加速技术,缩短了等待前几位建立完全的时间,加快了模数转换器的转换速率,增加了冗余度,减少误码、失码,提高精度。相比于传统技术,能够大幅度简化电路规模,特别是省略参考电压产生电路,继而降低模数转换器的功耗和面积,迅速变化建立等效参考电压值,加快模数转换器的转换速度,且具有普适性,可以应用于其他0.5比特的应用场景。
-
公开(公告)号:CN102708092B
公开(公告)日:2016-01-20
申请号:CN201210157944.0
申请日:2012-05-21
Applicant: 复旦大学
IPC: G06F17/14
Abstract: 本发明属数字集成电路与系统技术领域,具体涉及实现混合基FFT末级重排序的映射迭代方法。FFT的末级重排序模块是保证采用DIF-FFT情况下实现队列顺序输出的必要环节。以往对于这一问题的处理普遍采用bit-reversal方法,但其受限于输入点数必须满足 ,不具备一般性。本发明针对这一情况提出了基于映射迭代的方法,实现了对于输入点数是2的整数次幂时序列的自然顺序输出,对于任意输入点数满足是非零自然数的混合基的方式分解的FFT给出统一的重排序方法。
-
公开(公告)号:CN102055566B
公开(公告)日:2015-05-13
申请号:CN201110023426.5
申请日:2011-01-21
Applicant: 复旦大学
Abstract: 本发明属于高速无线通信集成电路技术领域,具体为一种应用于MIMO无线通信系统中的动态信号检测算法与检测器结构。该检测算法在MIMO中根据各层的信道增益选择每层所需扩展的子节点数,信道增益大,则扩展节点数少,信道增益小,则扩展节点数多。根据MIMO系统中各层的信道增益选择每层所需扩展的子节点数,并用动态流水线的结构进行实现。它相比于传统的MIMO检测算法K-Best可节省30%~50%的节点扩展,硬件实现面积和功耗得到优化,更适用于移动无线通信。
-
公开(公告)号:CN104506191A
公开(公告)日:2015-04-08
申请号:CN201410754786.6
申请日:2014-12-11
Applicant: 复旦大学
IPC: H03M1/10
Abstract: 本发明属于集成电路技术领域,具体涉及基于过零比较的流水线模数转换器的校正电路及校正方法。本发明提供的校正电路连接于基于过零比较的流水线模数转换器的两级电路之间,所述校正电路包括一差分1/f误差放大器、两个校正用电容、两个传输门电路;每一传输门电路包含一N型场效应晶体管和一P型场效应晶体管,两者沟道平行排布。校正电路将前一级电路的误差放大并存储在校正用电容上,然后将该误差随着后一级电路的建立过程补偿到其输出。本发明提供的校正方法,能够有效提高电路的转换精度,同时为子ADC提供比传统方案更长的转换时间,因此可以减小对子ADC电路的速度要求。
-
公开(公告)号:CN101867354B
公开(公告)日:2014-05-21
申请号:CN201010167541.5
申请日:2010-05-06
Applicant: 复旦大学
IPC: H03H17/02
Abstract: 本发明属于集成电路设计技术领域,具体为一种跨导电容(Gm-C)滤波器的频率自调谐电路。该电路基于自动锁幅原理,将滤波器中的跨导跟电容阵列单独拿出组成积分器,通过比较积分器输出与参考信号的幅度产生一数字控制位,控制计数器的计数,并通过计数器的输出码字调节积分器跟滤波器的电容阵列,使积分器的单位增益带宽与参考频率相同,同时调谐滤波器的截止频率,使之与参考频率相同。该方法简单,稳定,并且比传统方法有更宽的调谐范围,且用数字模块调谐功耗很低,并且不会影响滤波器的性能,具有很强的实用价值。
-
公开(公告)号:CN103117729A
公开(公告)日:2013-05-22
申请号:CN201310020377.9
申请日:2013-01-20
Applicant: 复旦大学
Abstract: 本发明属于射频无线接收机集成电路技术领域,具体为一种用于相控阵系统的基于零相移相器的耦合振荡器阵列。本发明首先提出耦合相位为零的耦合振荡器;为有利于片上集成,提出了一种CMOS片上可实现的零相移器,并以此零相移器作为耦合单元,实现了一个片上小面积耦合振荡器阵列,此耦合振荡器阵列可改善振荡器相位噪声,这为低相位噪声、高输出功率CMOS毫米波振荡器设计提供了一个解决方案。
-
公开(公告)号:CN103067021A
公开(公告)日:2013-04-24
申请号:CN201210518885.5
申请日:2012-12-06
Applicant: 复旦大学
IPC: H03M3/02
Abstract: 本发明属于集成电路技术领域,具体为一种流水线型量化的长环路延时连续时间三角积分调制器。其结构包括:由运算放大器构成的环路传递滤波器、具有一定环路延时的流水线型量化器和高线性度的高速数模转换;输入信号和高速数模转换器输出的反馈信号经过环路传递滤波器,运算和积分后输出到流水线型量化器的输入端;流水线型量化器产生的数字输出结果传递给高速数模转换器,用于重建原信号。本发明突破了传统连续时间三角积分调制器的最大环路延时限制,使得最大环路延时可以达到1.8个采样周期,基于这一优势,本发明提高了连续时间三角积分调制器的能效。
-
公开(公告)号:CN101895295B
公开(公告)日:2013-04-10
申请号:CN201010222534.0
申请日:2010-07-09
Applicant: 复旦大学
IPC: H03M1/12 , H03F3/45 , H03K17/687
Abstract: 本发明属于集成电路技术领域,具体为一种运算放大器共享的低功耗流水线模数转换器。该模数转换器由无采样保持电路的第一级流水线,第二、三、四级流水线,一级3位全并行模数转换器,共享运算放大器,数字校正电路构成;无采样保持电路的第一级流水线,第二、三、四级流水线,与最后一级的3位全并行模数转换器依次相连,每级流水线得到3位数字输出,经过后级数子校正,得到实际结果;4级流水线只需要2个运算放大器,连续的两级共用一个运算放大器,共产生10位需校正的数据,与最后一级3位全并行模数转换器的3位输出一起经过数字校正电路,得到最后的11位量化输出。本模数转换器实现高速度、低功耗。
-
-
-
-
-
-
-
-
-