-
公开(公告)号:CN117555840A
公开(公告)日:2024-02-13
申请号:CN202311371547.8
申请日:2023-10-20
Applicant: 西安微电子技术研究所
IPC: G06F13/40
Abstract: 本发明公开了一种PCIe交换器端口管理结构、访问控制方法及系统,采用请求事务分解模块对接收的信息进行解析,按照事务的接收顺序在路由查找表模块中对事务的目的地址进行路由。出现两个以上端口同时对某一个端口进行访问,可能发生死锁现象,导致端口无法继续接收和发送事务,端口访问控制模块对各端口收到事务的控制信号进行监测并通过仲裁模块对访问请求进行处理,能够有效避免死锁,提高了访问效率。因此,端口访问控制模块可以根据实际配置的端口数调整端口控制信号,对全部端口访问进行管理,实现各端口之间的事务交换。再结合完成包组装模块实现对接口返回寄存器读出值及请求事务头标信息实现完成包组装,传输至上游设备完成端口配置。
-
公开(公告)号:CN113985248B
公开(公告)日:2023-07-11
申请号:CN202111250961.4
申请日:2021-10-26
Applicant: 西安微电子技术研究所
IPC: G01R31/28
Abstract: 本发明公开了一种PCIe交换电路的高温动态老炼系统和方法,属于集成电路设计及测试领域。该系统功能上最大化的覆盖了电路的物理层功能、控制器功能和事务路由交换等功能,使得电路的每个端口在老炼期间均进行了事务的发送和接收,按照PCIe交换电路正常的工作频率和总线接口速率进行了动态老炼;本发明无需为每只老炼电路外接PCIe根复合体设备和众多的PCIe端点设备就可以按照电路的工作频率和总线接口速率进行老炼,极大的节省了老炼板上元器件的使用成本;同时,本发明因为老炼板上外围PCIe设备的减少使老炼单板上实现了更多的工位,在同一老炼高温箱中可以老炼更多电路,节省了试验成本。
-
公开(公告)号:CN116150077A
公开(公告)日:2023-05-23
申请号:CN202310180550.5
申请日:2023-02-28
Applicant: 西安微电子技术研究所
Abstract: 本发明提供一种PCIe交换电路的出端口事务处理装置及方法,包括主控制模块,所述主控制模块交互连接有界限生成和载荷FIFO控制模块、信息生成和头FIFO控制模块和端口仲裁逻辑模块,界限生成和载荷FIFO控制模块交互连接有解析转换模块和两个载荷FIFO,信息生成和头FIFO控制模块交互连接有载荷接收和转换模块和三个包头FIFO,解析转换模块交互连接有载荷接收和转换模块和端口仲裁逻辑模块,所述端口仲裁逻辑模块交互连接有仲裁表及其加载模块,三个包头FIFO和两个载荷FIFO输出端均连接有读取发送模块;本申请以三个包头FIFO和两个载荷FIFO分类存储了接收的事务包,事务的写入和读取控制简单可靠;避免了部分延迟敏感的输入端口的事务无法及时通过该出端口输出。
-
公开(公告)号:CN114866497B
公开(公告)日:2023-05-02
申请号:CN202210674910.2
申请日:2022-06-15
Applicant: 西安微电子技术研究所
IPC: H04L49/10 , H04L49/00 , H04L49/35 , H04L49/111
Abstract: 本发明提供一种全局异步站内同步的PCIe交换电路装置和方法,该系统包括若干个站模块,所有的站模块共同连接有访问仲裁模块;所述访问仲裁模块通过EERROM控制器和外部的EERROM交互,所述访问仲裁模块通过IIC总线控制器与外部的IIC主机交互;所述站模块通过PCIe链路连接有上游端口;该方法将电路划分为多个站模块,电路总体结构简单、各个模块的功能划分合理,有利于分模块高效的并行开展逻辑设计;同一个站中的所有端口工作于同一时钟域,不同的站可工作于不同的时钟域,电路的时钟域分隔清晰简洁,可以方便的进行跨时钟域的设计和检查,大大降低常见的跨时钟域设计风险,确保电路的可靠性。
-
公开(公告)号:CN115113021A
公开(公告)日:2022-09-27
申请号:CN202210699552.0
申请日:2022-06-20
Applicant: 西安微电子技术研究所
IPC: G01R31/28
Abstract: 本发明公开了一种PCIe交换电路的测试装置及方法,该装置设置在被测试的PCIe电路中,该装置设置了由端口组成的测试口,用于控制测试组的测试管理模块,以及保存测试结果的测试结果寄存器。该方法通过在待测PCIe交换电路内部增加测试装置使待测电路进入测试模式,将待测电路的所有端口划分为多个测试组,测试组中的两个端口在测试板上互连通讯,从而实现了待测PCIe交换电路所有端口的链路训练、事务接收、事务缓存、事务发送、缓存读写、事务交换等功能的测试,具有较高的测试覆盖率。
-
公开(公告)号:CN118740581A
公开(公告)日:2024-10-01
申请号:CN202411033958.0
申请日:2024-07-30
Applicant: 西安微电子技术研究所
IPC: H04L27/26
Abstract: 本申请公开了一种有线载波通信同步头序列的构造及检测方法,属于数据通信技术领域,采用有线载波通信信道传输特性构建同步头序列,同步头序列在信道传输中畸变较小,在计算同步头能量和相关性时比较简单;采用自相关和互相关相结合的方式进行同步头序列检测,比较准确;使用相关峰能量值动态控制VGA调节,采用多步进方式降低了VGA的使用要求,确保了准确定位;使用该方法可以实现有线载波通信的同步头序列检测,快速准确定位OFDM符号起始,设计及实现简单,误检漏检率低。对于指令/响应方式和点对点方式工作的网络结构优势显著。
-
公开(公告)号:CN118540009A
公开(公告)日:2024-08-23
申请号:CN202410762768.6
申请日:2024-06-13
Applicant: 西安微电子技术研究所
IPC: H04J3/06
Abstract: 本发明提供一种时间确定性网络时间同步中频率漂移补偿系统和方法,包括时间比较单元与频率补偿单元;所述时间比较单元连接外部输入时间信息及有效信号,并输出开启信号和时间比对结果至频率补偿单元;所述频率补偿单元接收开启信号开启工作,并接收时间比较单元输出的时间比对结果,通过位移对补偿方向与补偿中间值进行调整,再通过加法和右移调整最终补偿值,并随着时间同步次数增大,对补偿值进行自适应调整。可适用于时间敏感网络的时间同步中,对各个时钟源频率漂移进行补偿修正,提高时间同步精度。本发明计算量更小,更快,更具有可实现性。
-
公开(公告)号:CN115270673A
公开(公告)日:2022-11-01
申请号:CN202210880120.X
申请日:2022-07-25
Applicant: 西安微电子技术研究所
IPC: G06F30/331 , G06F119/02
Abstract: 本发明公开了一种基于替代链路宽度的PCIe接口电路验证装置及方法,通过在验证FPGA的控制器和PHY之间的PIPE接口之间增加通路转换装置,高效方便的实现了多通路PCIe接口电路的硬件验证,有效解决了现有技术在多通路和多端口PCIe接口电路硬件验证中遇到的问题,本发明提供的一种基于替代链路宽度的PCIe接口电路硬件验证方法以极小的资源极大的降低了验证FPGA中多通路PCIe接口电路的控制器和应用逻辑的工作频率,可轻松实现PCIe接口电路的验证。
-
公开(公告)号:CN114578211A
公开(公告)日:2022-06-03
申请号:CN202210197750.7
申请日:2022-03-01
Applicant: 西安微电子技术研究所
IPC: G01R31/28 , G06F11/22 , G06F11/273
Abstract: 本发明公开了一种PCIe总线接口电路的自动测试方法和装置,通过在自动测试设备的载板上集成高速继电器、测试用PCIe根复合体或/和端点设备,利用机台控制信号控制高速继电器将被测电路的PCIe收发差分信号和机台高速测试通道连接,自动测试设备按照被测电路的测试激励和响应测试电路的无需PCIe接口工作即可测试的相关功能和电参数,通过机台控制信号控制所述继电器将被测电路的PCIe收发差分信号和所述测试用PCIe根复合体或端点设备连接,实现自动测试,大大提高了自动测试的效率,减少了电路生产测试的人力成本、设备成本和测试时间,本发明可实现电路生产环节中多轮自动测试,有效降低了电路在测试夹具中的多次插拔产生外观或外形受损等质量隐患的几率。
-
公开(公告)号:CN114545208A
公开(公告)日:2022-05-27
申请号:CN202210199604.8
申请日:2022-03-01
Applicant: 西安微电子技术研究所
Abstract: 本发明公开了一种非透明桥PCIe交换电路的动态老炼装置及方法,采用根复合体CPU、端点设备、端口模式配置线、端口互联总线和器件状态指示线,覆盖了电路的物理层、数据链路层和事务层及非透明桥地址转换和交换功能,使得电路在老炼期间按照正常的工作频率和总线接口速率进行了动态老炼;本发明无需为每只非透明桥PCIe交换电路外接根复合体CPU和众多的PCIe端点设备,且整个老炼板上只需一个根复合体CPU,根复合体CPU的连接方式,极大的节省了老炼板上元器件的成本;本发明因为外围PCIe设备的减少提高了同一面积老炼板上老炼器件的密度,在同一老炼高温箱中可以老炼更多电路,节省了试验成本。
-
-
-
-
-
-
-
-
-