-
公开(公告)号:CN107359952A
公开(公告)日:2017-11-17
申请号:CN201710453463.7
申请日:2017-06-15
Applicant: 西安微电子技术研究所
IPC: H04J3/06
CPC classification number: H04J3/0602 , H04J3/0635 , H04J3/0652 , H04J3/0655 , H04J3/0694
Abstract: 一种面向时间触发网络的时钟动态压缩方法,包括:1)交换控制器对各终端发送的同步帧进行固化运算,还原各同步帧的时钟固化点;将还原后的时钟固化点存储至固化点存储模块,固化点存储模块的固化信息存储区设置存储标识,当存储标识有效时,将标识对应的时钟固化点信息提供给压缩函数,当本地时钟与已存储的第x个固化点相等时,产生第x个固化点时刻的有效脉冲,用于压缩函数的固化点收集;2)在第一个固化点时刻有效脉冲出现后,当前压缩函数开始打开收集窗口,收集固化点;3)压缩函数对收集到的固化点进行排序;4)排序完成后,压缩函数计算出网络的相对时钟偏差,进而计算出网络时钟压缩点。本发明能够有效提高时钟同步的精确度。
-
公开(公告)号:CN118694718A
公开(公告)日:2024-09-24
申请号:CN202410738857.7
申请日:2024-06-07
Applicant: 西安微电子技术研究所
Abstract: 本发明公开了一种基于Crossbar的TSN混合流量交换控制系统和方法,包括直通转发交换平面、存储转发交换平面和数据平面;直通转发交换平面用于完成N个输入端口到N个输出端口之间直通转发数据的交叉传递;存储转发交换平面用于完成N个输入端口到N个输出端口数据帧控制信息的调度与传递;数据平面用于完成输入端口到输出端口的数据存储管理,以及输出端口对缓存数据的读取操作;直通转发交换平面和存储转发交换平面均采用Crossbar交换结构;数据平面采用基于动态链表的缓存结构;当ST时间敏感流量、AVB带宽预约流量、BE尽力转发流量都为存储转发模式时,三种流量共用存储转发交换平面和数据平面;本发明实现TSN交换控制器对不同流量的可靠传输。
-
公开(公告)号:CN113904987B
公开(公告)日:2022-11-15
申请号:CN202111277184.2
申请日:2021-10-29
Applicant: 西安微电子技术研究所
IPC: H04L45/745 , H04L61/00 , H04L101/622
Abstract: 本发明公开了一种MAC地址路由管理控制器、系统及控制方法,多个交换端口接收到数据帧后并解析源MAC地址,并存储其地址及对应的端口号;依次读取地址进行哈希计算;根据哈希计算结果等进行地址学习及老化并将学习结果写入路由表。多个交换端口接收到数据帧后并解析目的MAC地址传递给目的MAC哈希模块实现哈希计算;目的MAC地址查找模块对多个计算结果进行轮询,当轮询到某个目的MAC哈希计算完成后,根据对应的哈希计算结果同时对路由表的两个双口RAM进行读访问,访问完成后,锁存路由表返回的数据,继续轮询目的MAC哈希模块计算结果;每个端口对应一个路由解析控制模块,对目的MAC地址查找模块锁存的路由表数据进行解析比较,得到该目的MAC对应的路由结果。
-
公开(公告)号:CN111654419A
公开(公告)日:2020-09-11
申请号:CN202010568538.8
申请日:2020-06-19
Applicant: 西安微电子技术研究所
Abstract: 本发明属于通信网络领域,公开了一种网络同步方法、系统、节点设备及可读存储介质,所述网络同步方法包括:当当前节点接收报文后,提取报文中的源IP,采用网段最小IP与源IP中的较小者更新网段最小IP;将网段最小IP与当前节点的自身IP比较,当当前节点的自身IP大于网段最小IP时,当前节点定义为该网段内的从节点,将网段最小IP对应的节点定义为该网段内的主节点;将当前节点在该网段内的所有端口均定义为从端口,测量当前节点在该网段内每个从端口与主节点之间的链路延迟值,进而得到当前节点的时钟修正值,通过当前节点的时钟修正值进行同步。能够实现环形网络拓扑、交换型网络拓扑、冗余型网络拓扑及多种拓扑的混合组网的网络同步。
-
公开(公告)号:CN118487694A
公开(公告)日:2024-08-13
申请号:CN202410691659.X
申请日:2024-05-30
Applicant: 西安微电子技术研究所
IPC: H04J3/06
Abstract: 本发明公开了一种基于外时钟源的时间触发以太网时钟同步方法及系统,属于时钟同步技术领域,该方法在SM节点上部署时间映射模块,基于时间映射模块将外时钟源映射为本地时钟和整合周期,通过计算偏差对时钟进行修正,因此,在SM上将外时钟源的不归零绝对时间映射为AS6802的同步时间,使AS6802和外时钟源同步。并由PCF携带该外部时间信息,由SC对外时钟源时间信息进行恢复,最终使TTE全网节点均和外时钟源同步,且均具备提供外时钟源同步时钟的能力,以支撑全系统、跨网络的高精度时钟同步需求,本发明提出的方法能够解决现有技术存在的问题。
-
公开(公告)号:CN110493147B
公开(公告)日:2022-07-29
申请号:CN201910741535.7
申请日:2019-08-12
Applicant: 西安微电子技术研究所
IPC: H04L49/351 , H04L49/552 , H04L49/901 , H04L1/22
Abstract: 本发明公开了一种并行冗余以太网通信控制器及其控制方法,属于以太网通信领域。本发明的一种并行冗余以太网通信控制器,采用纯硬件方式实现以太网的并行冗余,对上层软件透明,减轻软件负担,提高系统性能;本发明引入并行冗余检测标识,冗余端口发送时添加标识,接收时剔除标识,实现标准以太网与并行冗余以太网的互连;采用基于查找表的单窗口动态滑动冗余管理方法,对重复帧进行管理,能够有效解决网络堵塞情况下,冗余端口接收数据不同步问题;采用自定义调试串口通信协议,对控制器内部寄存器进行访问,便于上层软件进行网络管理;通过该控制器可以构建两个相互独立且并行工作的对等网络,实现双网冗余的热备份,达到零切换时间。
-
公开(公告)号:CN109981479B
公开(公告)日:2022-06-28
申请号:CN201910146105.0
申请日:2019-02-27
Applicant: 西安微电子技术研究所
IPC: H04L47/32 , H04L47/22 , H04L47/27 , H04L45/7453 , H04L12/437
Abstract: 本发明公开了一种面向PRP网络的单窗口动态滑动与冗余管理系统和方法。该系统包括冗余数据帧特征值提取模块、循环查找表模块、循环查找表老化模块、丢弃算法模块和结果反馈模块,通过建立一种单窗口动态滑动丢弃算法,保证冗余网络中重复帧正确接收,避免网络拥塞,提高网络通信健壮性,达到故障零自愈无缝切换和透明应用的效果;该系统中针对循环查找表引入老化时间,清除循环查找表中的表项内容,达到查找表的循环利用;通过采用单窗口中每一位状态与帧接收标志映射,节省空间资源,提高查表效率,减少冲突;通过采用计算虚拟序列号,进行虚拟开窗,将虚拟开窗和原始窗口对比,得到与原始窗口重叠区域,完成窗口动态滑动,简化冗余容错管理。
-
公开(公告)号:CN111654419B
公开(公告)日:2022-02-11
申请号:CN202010568538.8
申请日:2020-06-19
Applicant: 西安微电子技术研究所
IPC: H04L43/0852 , H04J3/06
Abstract: 本发明属于通信网络领域,公开了一种网络同步方法、系统、节点设备及可读存储介质,所述网络同步方法包括:当当前节点接收报文后,提取报文中的源IP,采用网段最小IP与源IP中的较小者更新网段最小IP;将网段最小IP与当前节点的自身IP比较,当当前节点的自身IP大于网段最小IP时,当前节点定义为该网段内的从节点,将网段最小IP对应的节点定义为该网段内的主节点;将当前节点在该网段内的所有端口均定义为从端口,测量当前节点在该网段内每个从端口与主节点之间的链路延迟值,进而得到当前节点的时钟修正值,通过当前节点的时钟修正值进行同步。能够实现环形网络拓扑、交换型网络拓扑、冗余型网络拓扑及多种拓扑的混合组网的网络同步。
-
公开(公告)号:CN113904987A
公开(公告)日:2022-01-07
申请号:CN202111277184.2
申请日:2021-10-29
Applicant: 西安微电子技术研究所
IPC: H04L45/745 , H04L61/00 , H04L101/622
Abstract: 本发明公开了一种MAC地址路由管理控制器、系统及控制方法,多个交换端口接收到数据帧后并解析源MAC地址,并存储其地址及对应的端口号;依次读取地址进行哈希计算;根据哈希计算结果等进行地址学习及老化并将学习结果写入路由表。多个交换端口接收到数据帧后并解析目的MAC地址传递给目的MAC哈希模块实现哈希计算;目的MAC地址查找模块对多个计算结果进行轮询,当轮询到某个目的MAC哈希计算完成后,根据对应的哈希计算结果同时对路由表的两个双口RAM进行读访问,访问完成后,锁存路由表返回的数据,继续轮询目的MAC哈希模块计算结果;每个端口对应一个路由解析控制模块,对目的MAC地址查找模块锁存的路由表数据进行解析比较,得到该目的MAC对应的路由结果。
-
公开(公告)号:CN111628914A
公开(公告)日:2020-09-04
申请号:CN202010568541.X
申请日:2020-06-19
Applicant: 西安微电子技术研究所
IPC: H04L12/26
Abstract: 本发明属于链路测量领域,公开了一种周期通信网络的链路延时测量方法、系统及FPGA,所述测量方法包括:向Master发送测量请求报文,记录测量请求报文发送时刻;获取Master接收测量请求报文时的测量请求报文接收时刻;接收Master发送的第一应答报文和第二应答报文,记录第一应答报文接收时刻和第二应答报文接收时刻;获取Master发送第一应答报文时的第一应答报文发送时刻;根据上述时刻以及周期长度得到链路延时。通过增加了一次应答报文的交互,进而能够得到报文传输间隔累计的时钟偏差大小,相较于现有直接将该时钟偏差认为0的方式,极大的提升了链路延时的测量精度。
-
-
-
-
-
-
-
-
-