-
-
-
公开(公告)号:CN110058706B
公开(公告)日:2022-08-02
申请号:CN201910318872.5
申请日:2019-04-19
Applicant: 西安微电子技术研究所
Abstract: 本发明公开了一种适应于长距离传输的PS2控制器及实现方法。该控制器将主设备接口模块封装形成从核控制单元,从设备接口模块封装形成主核控制单元;接口通信状态监测,错误校验,过滤从设备端异常信息;信息编解码及校验,将译码信息、接口状态信息、数据校验信息进行统一编码、传输、解码,保证在传输链路不稳定或较强干扰情况下正常通信。该控制器对上连接主设备,对下连接从设备,实现主从设备接口时序控制,支持标准PS2协议通信,为PS2设备长距离传输提供基础保障。主从控制单元设计模块化,通信数据并行化处理,在一定程度上增强设计可读性及二次开发价值。控制器对通信数据编解码传输,并进行数据校验,增强控制器的稳定性及抗干扰性。
-
公开(公告)号:CN114051004A
公开(公告)日:2022-02-15
申请号:CN202111264711.6
申请日:2021-10-28
Applicant: 西安微电子技术研究所
IPC: H04L47/22 , H04L47/27 , H04L47/283
Abstract: 本发明公开了一种基于虚链路接收时刻点的低开销时槽管理系统及管理方法,属于时间触发通信领域,旨在解决现有技术中在发送时刻点到达之前,又接收到数据,需要另外开启接收窗口,复杂度高,资源消耗大的缺陷性技术问题。本发明采用RAM存储虚链路时间参数,支持的虚链路数目与RAM容量有关,可根据应用需求选择满足要求的RAM对虚链路时间参数提前配置存储,接收到时间触发数据时,才进行时槽计算和管理,相对于实时计算时槽管理方法,复杂度低,逻辑资源开销低,支持虚链路数目多;另外采用RAM存储虚链路时间参数,并基于虚链路ID进行索引,且通过不同端口对时间参数的配置和读取,访问速度快,避免访问冲突,降低了访问开销,增加了可靠性。
-
-
公开(公告)号:CN111697949A
公开(公告)日:2020-09-22
申请号:CN202010568546.2
申请日:2020-06-19
Applicant: 西安微电子技术研究所
IPC: H03K5/125
Abstract: 本发明公开了一种面向多元信号产生和检测的控制系统及控制方法,系统包括总线接口模块,所述总线接口模块上双向连接有2~3个控制模块,所述每个控制模块用于完成32路可配置输入信号和输出信号的控制;所述控制模块包括寄存器控制模块、输入信号滤波模块、方波和脉冲产生控制模块以及方波和脉冲检测控制模块,所述寄存器控制模块与总线接口模块、输入信号滤波模块以及方波和脉冲产生控制模块双向连接;所述输入信号滤波模块和方波和脉冲检测控制模块双向连接;本发明设置2-3组控制模块,分别控制完成一组32路可配置输入、输出信号的控制,通过参数配置的方式实现至少64路输入信号检测和64路输出信号产生的功能。
-
公开(公告)号:CN109861921A
公开(公告)日:2019-06-07
申请号:CN201910054248.9
申请日:2019-01-21
Applicant: 西安微电子技术研究所
IPC: H04L12/801 , H04L12/825 , H04L12/835 , H04L12/863
Abstract: 本发明公开了一种面向以太网的自适应动态流控制系统及方法,属于数据通信技术领域,包括依次连接的高速协议处理模块、高速数据缓存模块、校验和生成模块、发送控制模块和40G以太网MAC模块,40G以太网MAC模块与对端网络设备连接;其中校验和生成模块包括依次连接的UDP协议包头封装模块、IP协议包头封装模块和乒乓缓存FIFO,乒乓缓存FIFO与发送控制模块连接。通过采用状态监测算法和流控方法,自动确定发送数据的帧长和帧间隔,自适应启动、暂停、结束发送数据填充过程,实现40G以太网发送带宽利用最大化。
-
公开(公告)号:CN114051004B
公开(公告)日:2023-06-20
申请号:CN202111264711.6
申请日:2021-10-28
Applicant: 西安微电子技术研究所
IPC: H04L47/22 , H04L47/27 , H04L47/283
Abstract: 本发明公开了一种基于虚链路接收时刻点的低开销时槽管理系统及管理方法,属于时间触发通信领域,旨在解决现有技术中在发送时刻点到达之前,又接收到数据,需要另外开启接收窗口,复杂度高,资源消耗大的缺陷性技术问题。本发明采用RAM存储虚链路时间参数,支持的虚链路数目与RAM容量有关,可根据应用需求选择满足要求的RAM对虚链路时间参数提前配置存储,接收到时间触发数据时,才进行时槽计算和管理,相对于实时计算时槽管理方法,复杂度低,逻辑资源开销低,支持虚链路数目多;另外采用RAM存储虚链路时间参数,并基于虚链路ID进行索引,且通过不同端口对时间参数的配置和读取,访问速度快,避免访问冲突,降低了访问开销,增加了可靠性。
-
公开(公告)号:CN111697949B
公开(公告)日:2023-02-07
申请号:CN202010568546.2
申请日:2020-06-19
Applicant: 西安微电子技术研究所
IPC: H03K5/125
Abstract: 本发明公开了一种面向多元信号产生和检测的控制系统及控制方法,系统包括总线接口模块,所述总线接口模块上双向连接有2~3个控制模块,所述每个控制模块用于完成32路可配置输入信号和输出信号的控制;所述控制模块包括寄存器控制模块、输入信号滤波模块、方波和脉冲产生控制模块以及方波和脉冲检测控制模块,所述寄存器控制模块与总线接口模块、输入信号滤波模块以及方波和脉冲产生控制模块双向连接;所述输入信号滤波模块和方波和脉冲检测控制模块双向连接;本发明设置2‑3组控制模块,分别控制完成一组32路可配置输入、输出信号的控制,通过参数配置的方式实现至少64路输入信号检测和64路输出信号产生的功能。
-
公开(公告)号:CN113766017A
公开(公告)日:2021-12-07
申请号:CN202111007774.3
申请日:2021-08-30
Applicant: 西安微电子技术研究所
IPC: H04L29/08
Abstract: 本发明提供一种基于请求响应式实时以太网载荷数据传输控制系统和方法,包括配置管理模块、DMA传输控制模块、DMA请求模块、时间触发调度表模块、发送DMA描述符表和接收DMA描述符表;配置管理模块配置时间触发调度表模块、发送DMA描述符表和接收DMA描述符表模块;时间触发调度表模块在配置好的时刻点产生通信虚链路时间触发信号,DMA请求模块接收通信虚链路时间触发信号;DMA请求模块向DMA传输控制模块发起DMA传输请求,并接收DMA传输请求响应接口信号;DMA传输控制模块依据DMA传输请求响应接口信号,在发送DMA描述符表或接收DMA描述符表中索引到对应的DMA描述符,依据DMA描述符配合实时以太网节点控制器完成数据高速实时交互。
-
-
-
-
-
-
-
-
-