一种能提高电阻电容型逐次逼近模数转换器线性度的电容排序方法

    公开(公告)号:CN106877869B

    公开(公告)日:2020-01-14

    申请号:CN201710072633.7

    申请日:2017-02-10

    Abstract: 该发明公开了一种能提高电阻电容型逐次逼近模数转换器线性度的电容排序方法,属于逐次逼近模数转换器,应用于微电子学与固体电子学领域的高速高精度模数转换器。该方法不需要引入任何校正算法,只需要对电容进行排序和重构。本发明提出的电容排序方法可避免电容失配在同一码字的误差进行累加,因此,与传统依赖校正算法来提高线性度的校正方法相比,具有结构更简单、占用芯片面积更小、更容易在片上实现的效果。

    一种提高电阻电容型逐次逼近模数转换器SFDR和SNDR的电容重构方法

    公开(公告)号:CN106899299B

    公开(公告)日:2019-12-10

    申请号:CN201710013589.2

    申请日:2017-01-09

    Abstract: 本发明公开了一种提高电阻电容型逐次逼近模数转换器SFDR和SNDR的电容重构方法,涉及微电子学与固体电子学领域,特别是该领域中电阻电容型逐次逼近模数转换器中的电容设置方法。针对现有技术中电容失配校正技术研究首先考虑的是易于片上实现,基于LMS算法的校正方案精度高且校准效果好,但初始值若选取不当会导致算法复杂度增加,甚至不收敛,不易于片上实现,而传统辅助DAC的校正技术最易于片上实现且成功率最高,但不容易实现超高精度的问题,提出一种能提高逐次逼近模数转换器线性度的电容重构方法,通过对电容排序、选择并重构,从而达到校正电容失配的目的。

    提高逐次逼近模数转换器线性度的电容交换与平均方法

    公开(公告)号:CN105322966B

    公开(公告)日:2018-06-19

    申请号:CN201510770141.6

    申请日:2015-11-12

    Abstract: 该发明公开了提高逐次逼近模数转换器线性度的电容交换与平均方法,涉及微电子学与固体电子学领域,特别是逐次逼近模数转换器。其特点在于:不需要引入任何校正算法,不需要拆分电容,只需要在两次转换之间互换高位电容DAC和低位电容DAC,并且将剩余位的位循环进行两次,两次转换结果求平均为最后输出码字。本发明提出的电容交换与平均方法可避免电容失配在同一码字的误差进行累加,因此,与传统依赖校正算法来提高线性度的校正方法相比,具有结构更简单、占用芯片面积更小、更容易在片上实现的效果。

    一种用于逐次逼近模数转换器的电荷重分配方法

    公开(公告)号:CN105049050B

    公开(公告)日:2018-01-12

    申请号:CN201510443500.7

    申请日:2015-07-27

    Abstract: 该发明公开了一种用于逐次逼近模数转换器的电荷重分配方法,涉及微电子与固体电子领域,特别是涉及一种逐次逼近模数转换器的电荷重分配方法。不需要引入额外的校正DAC,也不需要引入任何校正算法,只需要将最大电容拆分成两个电容并在两次转换之间交换第一个电容和第三个电容,即可抵消DNL/INL的最大误差,因此,与传统依赖校正DAC或者校正算法来提高DNL/INL的校正方法相比,具有结构更简单、占用芯片面积更小、更容易在片上实现的效果。

    一种高精度数字化的时域比较器

    公开(公告)号:CN103607204B

    公开(公告)日:2016-07-06

    申请号:CN201310572356.8

    申请日:2013-11-15

    Inventor: 樊华 李强 李广军

    Abstract: 本发明公开了一种高精度数字化的时域比较器,包括:输入电路,与非门开关电路和输出电路,其中输入电路,含有:第一全差分输入信号(VINP)子电路、第二全差分输入信号(VINN)子电路、输入电路的反馈控制子电路,所述反馈控制电路在时钟信号控制下,根据输入的全差分输入信号相对大小,通过电容充放电的方法,在反馈回来的输出信号调控下,控制输出电压的电平,并通过电阻RD将电容放电电流线性化,以达到耗更低,精度更高,抗干扰能力更强的目的。

    一种提高逐次逼近模数转换器DNL/INL的电容交换方法

    公开(公告)号:CN105049049A

    公开(公告)日:2015-11-11

    申请号:CN201510443496.4

    申请日:2015-07-27

    Abstract: 该发明公开了一种提高逐次逼近模数转换器的DNL/INL的电容交换方法,涉及微电子学与固体电子学领域,特别高性能的模数转换器领域。不需要引入额外的ADC,不需要引入任何校正算法,也不需要拆分任何电容,只需要在两次转换之间交换次高位电容和其后面所有电容,即可抵消由判断次高位引起的DNL/INL误差,因此,与传统依赖辅助模数转换器、校正算法或者拆分电容来提高DNL/INL的校正方法相比,具有结构更简单、占用芯片面积更小、更容易在片上实现的效果。

    一种引入元件失配信息的Sigma Delta调制器

    公开(公告)号:CN119232168A

    公开(公告)日:2024-12-31

    申请号:CN202411188428.3

    申请日:2024-08-28

    Abstract: 本发明公开了一种引入元件失配信息的Sigma Delta调制器,该调制器由三级离散时间积分器、三位量化器、DWA与反馈DAC、两级数字积分器、一位量化器、计数器、指针生成算法(Pointer Generation)和存储器构成。本发明将反馈DAC的元件失配信息引入到Sigma Delta调制器的数字输出,实现了信噪比116.90dB、信噪谐波失真比115.69dB、有效位数18.93bits、无杂散动态范围124.71dB。与理想模型相比,在加入反馈DAC元件失配后,本发明提供的Sigma Delta调制器输出方案的信噪比远大于常规输出方案的信噪比。与传统结构相比,本发明的信噪比优势明显,能够有效提高Sigma Delta调制器的精度。

Patent Agency Ranking