基于多层次等效电路模型的集成电路电源网络瞬态分析求解方法

    公开(公告)号:CN1545142A

    公开(公告)日:2004-11-10

    申请号:CN200310115536.X

    申请日:2003-11-28

    Applicant: 清华大学

    Abstract: 基于多层次等效电路模型的集成电路电源网络瞬态分析求解的方法,含有基于直流分析的对电源线/电线网络进行瞬态分析的方法,其特征是:它是一种针对集成电路的电源线/地线网络具有规整的网状(Mesh)结构的特点,按照多网格方法的基本思想,把电路网络中的中间节点RLC电路的参数R、L、C和电流源近似等效到电路网络的角节点上,在当前层次基础上形成仅有角节点组成的粗电路网络层,逐层进行上述操作,形成最终的粗电路网络,然后列出线性方程组,利用现有的方法快速求解出此时刻等效电路的所有节点的电压值,再据此逐层恢复求出所有层中被合并节点此时刻的电压值的快速方法。其特点是在满足精度要求情况下,大幅提高模拟求解速度。

    基于等效电路的集成电路电源网络瞬态分析求解的方法

    公开(公告)号:CN1431704A

    公开(公告)日:2003-07-23

    申请号:CN03104770.X

    申请日:2003-02-28

    Applicant: 清华大学

    Abstract: 基于等效电路的集成电路电源网络瞬态分析求解的方法属于VLSI物理设计中布局布线设计领域,其特征在于:它是一种利用计算机针对专用集成电路(ASIC)的电源线/地线网络大量含有链状拓扑结构的特点,把链路中间节点的RLC电路的参数R、L、C和电流源等效到这条链路两端节点上,再对于仅由所有链路两端节点构成的等效电路,列出线性方程组,利用现有的方法快速求解出此时刻等效电路的所有链路各端点的电压值,再据此求出所有链路中被合并节点此时刻的电压值的方法。它具有快速,节省内存的优点,可扩大能够处理的芯片的规模,而且精确度也满足要求。

    一种确定RTL寄存器的概率的方法
    13.
    发明公开

    公开(公告)号:CN116384331A

    公开(公告)日:2023-07-04

    申请号:CN202310381399.1

    申请日:2023-04-11

    Applicant: 清华大学

    Abstract: 本申请实施例公开了一种确定RTL寄存器的概率的方法。所述方法包括:解析芯片内每个RTL代码模块在所述芯片的完整运行周期内的数据流行为和控制流行为;对每个RTL代码模块,获取在控制流行为生效条件下数据流行为向寄存器写入数据的概率,得到寄存器概率方程的表达式;将得到的寄存器概率方程组成方程组进行解算,得到寄存器的概率。

    一种基于强化学习的2D模式布线方法及系统

    公开(公告)号:CN116127907A

    公开(公告)日:2023-05-16

    申请号:CN202211610885.8

    申请日:2022-12-14

    Applicant: 清华大学

    Inventor: 蔡懿慈 李琳 周强

    Abstract: 本发明提供一种基于强化学习的2D模式布线方法及系统,包括:根据获取的布线区域的障碍信息、布线资源信息和待布线网信息,建立总体布线基本环境;根据所述总体布线基本环境计算待布线网的模式布线特征;根据所述模式布线特征建立强化学习模型,并对所述强化学习模型进行训练;通过训练后的强化学习模型执行布线,生成布线结果。本发明解决了现有集成电路布线复杂程度高、难度大的问题。

    一种快速单磁通量子RSFQ电路布线方法和装置

    公开(公告)号:CN111914507B

    公开(公告)日:2022-09-20

    申请号:CN202010728098.8

    申请日:2020-07-23

    Applicant: 清华大学

    Abstract: 本申请实施例公开了一种快速单磁通量子RSFQ电路的布线方法和装置,该方法包括:读入待布线的快速单磁通量子RSFQ电路的门级网表、布局信息和单元库信息,并依据门级网表和布局信息解析RSFQ电路的逻辑单元位置和线网连接关系;单元库信息包括:逻辑单元信息和约瑟夫森传输线JTL单元信息;根据逻辑单元位置和线网连接关系进行虚拟布线;使用JTL单元替换虚拟布线后获得的虚拟导线,并根据时序分析结果调整JTL单元以进行时序优化。通过该实施例方案,实现了RSFQ电路的JTL自动布线,提高了RSFQ电路的设计效率。

    一种片上供电网络优化方法

    公开(公告)号:CN107506526A

    公开(公告)日:2017-12-22

    申请号:CN201710588905.9

    申请日:2017-07-19

    Applicant: 清华大学

    Abstract: 本发明公开了一种片上供电网络优化方法,包括:建立包括供电网络和负载的芯片电路模型,根据芯片电路模型验证芯片是否满足预设的抗旁路攻击能力的安全性约束;若否,则根据芯片电路模型确定供电网络各个节点的瞬态电压;根据瞬态电压和供电引脚模型确定需要添加去耦合电容的节点位置;根据瞬态电压以及去耦合电容的离散化模型确定需要添加的去耦合电容的电容值;确定需要添加去耦合电容的各个节点与各自的相邻节点之间的电导,利用随机行走的算法生成需要添加去耦合电容的各个节点对应的各个子电路;根据获得的去耦合电容的电容值和生成的各个子电路,为子电路内的每个节点分配去耦合子电容,以提高该优化方法的通用性并减小面积和功耗等代价。

    一种片上供电网络无向量验证方法及验证系统

    公开(公告)号:CN103500284A

    公开(公告)日:2014-01-08

    申请号:CN201310472940.6

    申请日:2013-10-11

    Applicant: 清华大学

    Inventor: 蔡懿慈 赵威 周强

    Abstract: 本发明公开了一种片上供电网络无向量验证方法及验证系统,验证方法包括:基于片上供电网络的等效电路信息建立系统矩阵方程,获得电导矩阵;基于片上供电网络的电路约束条件建立电流约束矩阵以及由相应的电流上界值所构成的电流约束向量;采用一种多级层次式矩阵求逆算法求解电导矩阵的稀疏近似逆矩阵,从而获得片上供电网络中各节点的电压降与所有吸纳电流源的函数关系,作为目标函数;将电流约束矩阵和电流约束向量作为线性规划的可行域,对目标函数进行线性规划,计算出片上供电网络中各节点的最大电压降,以此对各节点的安全性进行验证。本发明能够在无法给出各单元模块吸纳电流详细信息的情况下,对片上供电网络各节点的最坏情况电压降做出估计。

    模拟集成电路版图寄生器件提取系统及方法

    公开(公告)号:CN101923595B

    公开(公告)日:2012-10-24

    申请号:CN201010262309.X

    申请日:2010-08-25

    Applicant: 清华大学

    Abstract: 本发明公开一种模拟集成电路版图寄生器件提取系统及方法,主要是为了优化集成电路设计,提取出不同制造工艺下的寄生器件而设计。本发明包括:数据读取模块,读取模拟集成电路版图数据;图层定义模块,描述版图中几何层与物理层之间的对应关系;寄生器件提取规则模块,用于制定寄生器件的提取规则,生成提取规则执行文件;以及,寄生器件提取模块,对接收到的所述数据读取模块输出的数据进行预处理,并基于图层定义模块和寄生器件提取规则模块对接收的所述数据进行运算提取,再将提取出的寄生器件标入到上述模拟集成电路版图中,并输出包含寄生器件的模拟集成电路版图。本发明能够提取出不同制造工艺下的寄生器件,为版图优化设计提供依据。

    VLSI多层供电网络中优化配置垂直通孔的启发式方法

    公开(公告)号:CN101221592B

    公开(公告)日:2011-06-29

    申请号:CN200710177998.2

    申请日:2007-11-23

    Applicant: 清华大学

    Abstract: VLSI多层供电网络中优化配置垂直通孔的启发式方法属于VLSI物理设计领域,其特性在于:它以灵敏度信息作为指导,采用循环累加的方式实现了多层供电网络中垂直通孔的优化配置,与供电网络线宽优化方法类似,该方法也可以很好地改善供电网络的性能;方法中还采用了扩展的特勒根伴随网络技术以及基于不完全乔莱斯基分解的预优共轭梯度技术,使得方法的效率得到了很大的提高。实验结果证明该方法可以快速高效地完成大规模供电网络中通孔的优化配置,与平均分配通孔的方法相比,可以更有效地减少供电网络中电压降,提高芯片的稳定性。

    基于模式匹配的电源/地线网络与布图规划的协同设计方法

    公开(公告)号:CN102063536A

    公开(公告)日:2011-05-18

    申请号:CN201010608455.3

    申请日:2010-12-17

    Applicant: 清华大学

    Abstract: 基于模式匹配的电源/地线网络与布图规划的协同设计法属于集成电路计算机辅助设计领域,其特征在于:是一种首先创建一个电源/地线网络模式表,将预先建立的112种网格形式的重要信息数据存放在该表中,然后对于给定的一个版图,可以从已经建立好的电源/地线网络模式表中根据一定的模式选择机制选择适当的电源/地线网络,同时采用电源/地线网络的增量式布图规划方法,达到电源/地线网络与布图规划的有效协同设计的方法,它具有快速,易于扩展的优点,可扩大能够处理的芯片的规模。

Patent Agency Ranking