-
公开(公告)号:CN1274023C
公开(公告)日:2006-09-06
申请号:CN02121782.3
申请日:2002-05-31
Applicant: 株式会社东芝
CPC classification number: H01L27/10897 , H01L27/0218
Abstract: 半导体衬底具有体区和埋入绝缘膜及空洞区的一方上形成的半导体区。体区包括多个存储单元、读出放大器和列选择门,半导体区包括字线选择电路和列选择电路。
-
-
公开(公告)号:CN112448578A
公开(公告)日:2021-03-05
申请号:CN202010082079.2
申请日:2020-02-07
Applicant: 株式会社东芝 , 东芝电子元件及存储装置株式会社
Abstract: 实施方式提供一种开关电源电路,其具备在过负载状态下能够供给稳定的输出电压、并且在消除了过负载状态时能够使输出电压瞬间恢复到正常状态的过电流保护功能。实施方式的开关电源电路比较参照电压与输出电压的反馈电压而根据所述参照电压控制所述输出电压,在输出电流超过规定的设定电流的情况下,使所述参照电压的电位降低。
-
公开(公告)号:CN100524525C
公开(公告)日:2009-08-05
申请号:CN200510065053.2
申请日:2005-04-05
Applicant: 株式会社东芝
IPC: G11C16/06 , G11C7/00 , H01L27/115
Abstract: 半导体集成电路器件具有存储元件、状态检测电路和控制电路。通过以电的方式使元件特性不可逆变化,将信息编程在所述存储元件上。将所述状态检测电路以区别于未变化状态的方式检测受到不可逆变化所述存储元件的状态。所述控制电路结构上则做成使所述状态检测电路的检测能力变化。
-
公开(公告)号:CN1822234A
公开(公告)日:2006-08-23
申请号:CN200510129684.6
申请日:2005-12-16
Applicant: 株式会社东芝
Abstract: 一种通过破坏存储元件的绝缘膜来将信息编程的非易失性半导体存储器,包括:单元阵列,由多个包括所述存储元件以及与所述存储元件串联的选择开关的存储单元排列成点阵状而构成;行选择控制电路,分别将与所述单元阵列中的规定数量的所述多个存储单元连接的行选择线激活;以及,写入控制电路,根据写入数据,一位一位地控制被所述行选择控制电路激活、与所期望的所述行选择线连接的所述规定数量的存储单元分别连接的数据线的电压。
-
公开(公告)号:CN1217414C
公开(公告)日:2005-08-31
申请号:CN01144017.1
申请日:2001-12-25
Applicant: 株式会社东芝
Inventor: 行川敏正
IPC: H01L27/10
CPC classification number: H01L27/10897 , G11C7/18 , G11C11/4074 , G11C11/4097 , H01L27/10829 , H01L27/10882
Abstract: 已有技术在增强电源布线同时确保有效的用户布线区域,而且能够抑制成本增加方面是困难的。本发明将第2数据线18配置在基本单位块12-2的上层。沿第2数据线18设置第1可以布线区域20,在这个第1可以布线区域20上配置第1电源布线31。在基本单位块12-1的上面,在与第1可以布线区域20正交的方向上设置第2可以布线区域21,在这个第2可以布线区域21上设置与第1电源布线31同一层的第2电源布线32。
-
公开(公告)号:CN1412849A
公开(公告)日:2003-04-23
申请号:CN02108717.2
申请日:2002-03-29
Applicant: 株式会社东芝
Inventor: 行川敏正
CPC classification number: G11C7/02 , G11C5/063 , G11C7/1048 , G11C7/1051 , G11C7/1069 , G11C11/4085
Abstract: 一种半导体器件,多条布线大体上并行地配置。第1放大器配置在含于上述多条布线中的相邻的2条布线中的一方的布线上。上述第1放大器,配置在把上述一方的布线的规定的距离间等分成大体上1/n(n为大于2的整数)的至少一个位置上。第1放大器由奇数个反相器电路构成。
-
公开(公告)号:CN1411069A
公开(公告)日:2003-04-16
申请号:CN01144017.1
申请日:2001-12-25
Applicant: 株式会社东芝
Inventor: 行川敏正
IPC: H01L27/10
CPC classification number: H01L27/10897 , G11C7/18 , G11C11/4074 , G11C11/4097 , H01L27/10829 , H01L27/10882
Abstract: 已有技术在增强电源布线同时确保有效的用户布线区域,而且能够抑制成本增加方面是困难的。本发明将第2数据线18配置在基本单位块12-2的上层。沿第2数据线18设置第1可以布线区域20,在这个第1可以布线区域20上配置第1电源布线31。在基本单位块12-1的上面,在与第1可以布线区域20正交的方向上设置第2可以布线区域21,在这个第2可以布线区域21上设置与第1电源布线31同一层的第2电源布线32。
-
公开(公告)号:CN1111824A
公开(公告)日:1995-11-15
申请号:CN94119571.6
申请日:1994-12-21
Applicant: 株式会社东芝
IPC: H01L27/104
CPC classification number: H03K19/1732
Abstract: 本发明半导体集成电路装置,即使因动作模式不同使电连于端子上的内部信号线的数目发生了变化,连接端子的电学特性也不会发生显著的变化。该装置具备有多个焊盘2—1~2—4和设于每个焊盘上的缓冲区6—1~6—4。它还具备切换开关8,根据动作模式,把从1个缓冲器6—1~6—4输出的电信号切换到内部信号线10—1~10—4中的任一信号线或者切换到多条信号线进行传送。把开关8设于缓冲器装置6—1~6—4的后级。
-
-
-
-
-
-
-
-