-
公开(公告)号:CN101471124A
公开(公告)日:2009-07-01
申请号:CN200910002103.0
申请日:2005-07-27
Applicant: 株式会社东芝
IPC: G11C7/10 , G11C16/16 , G06F3/08 , G06F12/14 , G06K19/073
CPC classification number: G11C5/04
Abstract: 一种搭载在存储卡中的卡用控制器,包含,接受来自处理装置的第1指令的第1接口;向可以删除数据的非易失性存储器芯片,输出与由上述第1接口所接受的上述第1指令对应的第2指令的第2接口;和由上述第2接口输出用于删除存储在上述非易失性存储器芯片中的数据中的全部用户数据的用户数据擦除指令作为上述第2指令的控制电路。
-
公开(公告)号:CN105339919A
公开(公告)日:2016-02-17
申请号:CN201480034597.X
申请日:2014-02-06
Applicant: 株式会社东芝
CPC classification number: G06F3/0622 , G06F3/0637 , G06F3/0679 , G06F13/16 , G06F13/4234
Abstract: 根据一个实施例,一种设备包括半导体存储器和控制器。半导体存储器包含从外部能够访问的第一区域和第二区域。控制器控制所述半导体存储器。所述设备包含解锁状态,在所述解锁状态中,允许从所述第一区域和所述第二区域的读取,以及锁定状态,在所述锁定状态中,允许从所述第一区域的读取,以及禁止从所述第二区域的读取。所述第一区域存储文件系统信息的至少一部分,以及在所述锁定状态中,从外部能够读取所述文件系统信息的所述至少一部分。
-
公开(公告)号:CN103348625A
公开(公告)日:2013-10-09
申请号:CN201180067077.5
申请日:2011-09-26
Applicant: 株式会社东芝
IPC: H04L9/32
CPC classification number: H04L9/32 , H04L9/3273 , H04L2209/30 , H04L2209/34 , H04L2209/60 , H04L2209/805
Abstract: 根据一个实施例,被认证者包括:存储器,其被配置为存储多个秘密信息XY和通过加密多个秘密信息XY而生成的多个秘密信息XYE;生成模块,其被配置为生成随机数A;生成模块,其被配置为生成随机数D,其包括所生成的随机数A和所接收的随机数B的至少一部分;计算模块,其被配置为通过对随机数D和从存储器加载的秘密信息XY的至少一部分执行压缩操作来生成数据C;生成模块,其被配置为生成数据ν;以及逐位加法模块,其被配置为根据数据ν和数据C计算结果Z。
-
公开(公告)号:CN102693377A
公开(公告)日:2012-09-26
申请号:CN201210031350.5
申请日:2012-02-13
Applicant: 株式会社东芝
IPC: G06F21/00
CPC classification number: G06F21/10 , G06F21/78 , G06F2221/2107 , G06F2221/2129 , H04L9/0866 , H04L63/0435 , H04L63/061 , H04L2209/60 , H04L2463/062
Abstract: 内容数据再现系统及其利用履历收集系统。实施例的内容数据再现系统,包括:利用内容数据的主机装置;和存储装置,构成为可在上述主机装置中利用将由内容密钥数据加密上述内容数据而成的加密内容数据解密后的内容数据。上述主机装置具有按每个主机装置固有分配的器件ID,上述存储装置包括存储器和控制上述存储器的控制器。
-
公开(公告)号:CN102667736A
公开(公告)日:2012-09-12
申请号:CN201180004861.1
申请日:2011-01-18
Applicant: 株式会社东芝
IPC: G06F12/00
CPC classification number: G06F12/0246 , G06F12/0804 , G06F2212/202 , G06F2212/7202 , G06F2212/7203
Abstract: 在实施方式中,存储器管理装置(201)具备地址产生部(16)、顺序产生部(17)、写入控制部(18)。地址产生部(16)在从处理器(2)向非易失性半导体存储器(3)写入的数据是通常数据的情况下,以使已产生的地址所表示的位置与通常数据的写入位置不重叠的方式产生第一写入地址,在写入的数据是顺序数据的情况下,产生表示用于将顺序数据按顺序存放的写入位置的第二写入地址。顺序产生部(17)产生表示所产生的写入的先后的顺序信息。写入控制部(18)在产生了第一写入地址的情况下,对第一写入地址,与所产生的顺序信息建立对应地写入通常数据,在产生了第二写入地址的情况下,对第二写入地址,按顺序写入顺序数据。
-
公开(公告)号:CN102623030A
公开(公告)日:2012-08-01
申请号:CN201210080820.7
申请日:2010-03-10
Applicant: 株式会社东芝
CPC classification number: G06F21/10 , G06F21/72 , G06F21/78 , G06F21/85 , G06F2221/0704 , G06F2221/0706 , G06F2221/0711 , G06F2221/2107 , G11B20/00086 , G11B20/00115 , G11B20/0021 , G11B20/00246 , G11B20/00362 , G11B20/00492 , G11B20/00862 , G11B2220/17 , G11B2220/61 , H04L9/0819
Abstract: 本发明提供一种记录装置以及内容数据再现系统,其对内容数据进行加密而存储,该记录装置具备:存储部,其存储各种数据;控制器,其控制上述存储部。控制器构成为具有控制器密钥以及特有的标识信息,并且能够依照控制器密钥及标识信息生成针对每个控制器所特有的控制器特有密钥。存储部存储:利用多个设备密钥的集合即设备密钥组对媒体密钥进行加密而成的MKB;用控制器特有密钥对设备密钥组进行加密而成的加密设备密钥组;唯一地确定上述设备密钥组的设备密钥组索引。控制器具备:解密部,其用控制器特有密钥对加密设备密钥组进行解密而得到设备密钥组;ID生成部,其根据标识信息与设备密钥组索引,制作媒体ID;认证处理部,其依照设备密钥组、媒体ID以及MKB在与外部之间进行认证处理。
-
公开(公告)号:CN101689246B
公开(公告)日:2012-05-09
申请号:CN200880021066.1
申请日:2008-06-19
Applicant: 株式会社东芝
CPC classification number: G06F12/0246 , G06F9/4401
Abstract: 本发明涉及存储器装置、电子装置以及主机设备。一种存储器装置(11)包括半导体存储器(11c)和控制器(11a)。半导体存储器(11c)包括第一存储区域(11c1)和第二存储区域(11c2)。控制器(11a)控制半导体存储器(11c)。存储器装置(11)能够具有可访问第一存储区域(11c1)的第一状态和可从第二存储区域(11c2)读取数据的第二状态。控制器(11a)被配置为识别第一命令、第二命令和第三命令。第一命令在存储器装置开启之后将存储器装置(11)转换为第一状态。第二命令将存储器装置(11)从第一状态转换为第二状态。第三命令在存储器装置开启之后将存储器装置(11)转换为第二状态而不经过第一状态。
-
公开(公告)号:CN103403803B
公开(公告)日:2016-08-10
申请号:CN201180068856.7
申请日:2011-09-16
Applicant: 株式会社东芝
CPC classification number: G06F3/0659 , G06F3/0604 , G06F3/0679 , G06F9/30134 , G06F12/00 , G06F12/0238 , G11C5/00
Abstract: 根据本发明的一个实施例,一种例如SDIO卡之类的存储器系统包括非易失性半导体存储器器件(18)、控制部分(11a)、存储器(14,15)、扩展功能部分(19)以及扩展寄存器。扩展功能部分(19)由控制部分(11a)控制。扩展寄存器被提供在存储器(14,15)上或者控制部分(11a)上。第一命令以给定数据长度的单位从扩展寄存器读取数据。第二命令以给定数据长度的单位向扩展寄存器写入数据。扩展寄存器包括第一区域和不同于第一区域的第二区域,被配置成指定扩展功能和可控驱动程序的类型的信息以及表明将把扩展功能指派到的扩展寄存器上的位置的地址信息被记录在第一区域中,并且第二区域包括扩展功能。
-
公开(公告)号:CN101673245B
公开(公告)日:2016-02-03
申请号:CN200910002294.0
申请日:2009-09-09
Applicant: 株式会社东芝
IPC: G06F12/1027
CPC classification number: G06F12/0804 , G06F12/0246 , G06F12/08 , G06F12/0888 , G06F2212/1036 , G06F2212/2022 , G06F2212/205 , G06F2212/7201
Abstract: 本发明涉及包括存储器管理装置的信息处理装置,其具备:从处理器接收写入目的地逻辑地址和写入对象数据的部分,该写入目的地逻辑地址指定对混合存储器的写入位置,该混合存储器包括第1存储器和非易失性的第2存储器;以使得对上述第2存储器的存取次数少于对上述第1存储器的存取次数的方式,确定与上述写入目的地逻辑地址对应的写入目的地物理地址的部分;把使得上述写入目的地逻辑地址与上述写入目的地物理地址相关的地址变换数据,存储到存储部的部分;以及,把上述写入对象数据写入到上述混合存储器中的、由上述写入目的地物理地址所表示的位置的部分。
-
公开(公告)号:CN103348625B
公开(公告)日:2016-01-20
申请号:CN201180067077.5
申请日:2011-09-26
Applicant: 株式会社东芝
IPC: H04L9/32
CPC classification number: H04L9/32 , H04L9/3273 , H04L2209/30 , H04L2209/34 , H04L2209/60 , H04L2209/805
Abstract: 根据一个实施例,被认证者包括:存储器,其被配置为存储多个秘密信息XY和通过加密多个秘密信息XY而生成的多个秘密信息XYE;生成模块,其被配置为生成随机数A;生成模块,其被配置为生成随机数D,其包括所生成的随机数A和所接收的随机数B的至少一部分;计算模块,其被配置为通过对随机数D和从存储器加载的秘密信息XY的至少一部分执行压缩操作来生成数据C;生成模块,其被配置为生成数据ν;以及逐位加法模块,其被配置为根据数据ν和数据C计算结果Z。
-
-
-
-
-
-
-
-
-