并行消息仲裁装置及方法
    11.
    发明公开

    公开(公告)号:CN113094320A

    公开(公告)日:2021-07-09

    申请号:CN202110445793.8

    申请日:2021-04-25

    Abstract: 本发明实施例提供一种并行消息仲裁装置及方法,所述装置包括:消息预处理模块、快速队列模块、消息站台、均匀轮转仲裁模块、加权轮转仲裁模块、站台访问模块、消息拆包模块,其中,消息预处理模块用于将消息描述符分配到消息站台和快速队列模块,消息站台和快速队列中生成消息描述符对应的请求发送对仲裁模块,均匀轮转仲裁模块和加权轮转仲裁模块对消息站台id依次仲裁,消息拆包模块获取仲裁模块的仲裁结果,并通过消息站台访问模块访问消息站台,完成消息拆包信息的读写请求。采用本装置能够多进程消息的流量均衡,并且支持快速消息的优先调度,实现快速消息的低延时发送。同时尽可能节省硬件资源开销。

    一种分离存储的队列实现方法及装置

    公开(公告)号:CN110688238B

    公开(公告)日:2021-05-07

    申请号:CN201910846465.1

    申请日:2019-09-09

    Abstract: 一种分离存储的队列实现方法及装置,属于数字电路技术领域。本发明的方法包括:将片上队列和主存队列组成一条逻辑队列,片上队列位于逻辑队列的头部,主存队列位于逻辑队列的尾部;当片上队列非满且主存队列非空时,从主存队列头部读取条目到片上队列尾部。本发明的装置包括:写入控制模块、读取控制模块、主存队列管理模块、片上队列管理模块、片上队列存储器、主存队列条目预取模块、主存读写控制模块。本发明既能够保证队列有足够大的存储空间,同时又具有较快的访问速度。

    一种分离存储的队列实现方法及装置

    公开(公告)号:CN110688238A

    公开(公告)日:2020-01-14

    申请号:CN201910846465.1

    申请日:2019-09-09

    Abstract: 一种分离存储的队列实现方法及装置,属于数字电路技术领域。本发明的方法包括:将片上队列和主存队列组成一条逻辑队列,片上队列位于逻辑队列的头部,主存队列位于逻辑队列的尾部;当片上队列非满且主存队列非空时,从主存队列头部读取条目到片上队列尾部。本发明的装置包括:写入控制模块、读取控制模块、主存队列管理模块、片上队列管理模块、片上队列存储器、主存队列条目预取模块、主存读写控制模块。本发明既能够保证队列有足够大的存储空间,同时又具有较快的访问速度。

    并行消息仲裁装置及方法
    15.
    发明授权

    公开(公告)号:CN113094320B

    公开(公告)日:2022-11-25

    申请号:CN202110445793.8

    申请日:2021-04-25

    Abstract: 本发明实施例提供一种并行消息仲裁装置及方法,所述装置包括:消息预处理模块、快速队列模块、消息站台、均匀轮转仲裁模块、加权轮转仲裁模块、站台访问模块、消息拆包模块,其中,消息预处理模块用于将消息描述符分配到消息站台和快速队列模块,消息站台和快速队列中生成消息描述符对应的请求发送对仲裁模块,均匀轮转仲裁模块和加权轮转仲裁模块对消息站台id依次仲裁,消息拆包模块获取仲裁模块的仲裁结果,并通过消息站台访问模块访问消息站台,完成消息拆包信息的读写请求。采用本装置能够多进程消息的流量均衡,并且支持快速消息的优先调度,实现快速消息的低延时发送。同时尽可能节省硬件资源开销。

    一种面向消息传递机制的地址转换装置及方法

    公开(公告)号:CN113297104A

    公开(公告)日:2021-08-24

    申请号:CN202110665312.4

    申请日:2021-06-16

    Abstract: 本发明为一种面向消息传递机制的地址转换装置及方法,包括:句柄代换表,包含每个句柄对应空间页表的指针,指针指向主存内连续物理地址空间的虚实代换页表;地址代换快表TLB,用于存储虚地址与物理地址的代换条目;脱靶处理部件,用于在地址代换脱靶时建立新的代换条目并存储到所说地址代换快表TLB中;主存页表,用于接收所述脱靶处理部件发出的页表读请求并返回物理页号。脱靶处理部件在地址代换脱靶时,将该次地址代换请求悬挂并向主存页表发出页表读请求,接收主存页表返回的物理页号,建立新的代换条目并装填到地址代换快表TLB中。本发明的优点是:地址转换及地址代换快表TLB的缺失装填通过硬件完成,无需CPU干预,提高了地址代换的效率。

    一种基于逻辑树的无阻塞网络归约计算装置、方法

    公开(公告)号:CN110690991B

    公开(公告)日:2021-03-19

    申请号:CN201910852825.9

    申请日:2019-09-10

    Abstract: 一种基于逻辑树的无阻塞网络归约计算装置,属于硬件集成电路技术领域。装置包括网络包接收模块,用于接收缓存网络上传输的归约数据包,并发送给网络包匹配模块;网络包匹配模块,用于将归约数据包的控制信息与集合消息状态记录进行匹配,匹配成功后,发送归约数据包给归约计算模块并触发归约计算模块启动计算;归约计算模块,用于进行本地归约计算和网络归约计算;网络发包模块,用于发送计算结束后的归约计算结果给归约通信指示对象。方法采用上述装置实现。本发明能够自动完成归约通信过程中的集合ID匹配,归约数据计算、归约结果发送等功能,能加速集合归约通信处理,降低集合归约通信对处理器CPU的打扰,提高集合归约通信性能。

    一种基于精确预取的计算缓存装置

    公开(公告)号:CN110727612B

    公开(公告)日:2021-01-15

    申请号:CN201910846690.5

    申请日:2019-09-09

    Abstract: 本发明涉及通信技术领域,特别设计一种基于精确预取的计算缓存装置及消息引擎。包括:记录缓存存储器,用于存储RDMA消息的条目信息;消息记录预取模块,用于在网络接口接收到RDMA消息数据包的最初执行消息预取操作,以确保所述RDMA消息数据包所属RDMA消息的条目信息位于所述记录缓存存储器中;消息记录计算模块,用于在RMDA消息数据包被写入内存后从所述记录缓存存储器中提取所述RMDA消息数据包所属RDMA消息的条目信息进行消息记录计算。由所述消息记录计算模块独立完成RDMA消息传输信息的计算操作,消息记录预取模块确保在所述消息记录计算模块计算之前其所需的数据已存储在记录缓存存储器中,提高了RMDA消息记录的计算处理效率。

    一种基于精确预取的计算缓存装置

    公开(公告)号:CN110727612A

    公开(公告)日:2020-01-24

    申请号:CN201910846690.5

    申请日:2019-09-09

    Abstract: 本发明涉及通信技术领域,特别设计一种基于精确预取的计算缓存装置及消息引擎。包括:记录缓存存储器,用于存储RDMA消息的条目信息;消息记录预取模块,用于在网络接口接收到RDMA消息数据包的最初执行消息预取操作,以确保所述RDMA消息数据包所属RDMA消息的条目信息位于所述记录缓存存储器中;消息记录计算模块,用于在RMDA消息数据包被写入内存后从所述记录缓存存储器中提取所述RMDA消息数据包所属RDMA消息的条目信息进行消息记录计算。由所述消息记录计算模块独立完成RDMA消息传输信息的计算操作,消息记录预取模块确保在所述消息记录计算模块计算之前其所需的数据已存储在记录缓存存储器中,提高了RMDA消息记录的计算处理效率。

    磁盘阵列控制装置及控制方法

    公开(公告)号:CN101470582A

    公开(公告)日:2009-07-01

    申请号:CN200710160667.8

    申请日:2007-12-26

    Abstract: 一种磁盘阵列控制装置及控制方法。所述磁盘阵列控制装置包括,数据分组单元、奇偶校验单元及总线控制单元,其中,所述数据分组单元用于选择一个磁盘阵列所用总线位宽的约数作为数据分组的大小,并根据数据分组大小从所获得的存储数据中选取数据组成分组数据;所述奇偶校验单元用于按位从所述的每一组分组数据中选取对应位进行异或运算来获得每一个奇偶校验值;所述总线控制单元用于将所述奇偶校验值写入用于存储奇偶校验值的磁盘,将所述各组分组数据分别写入各自对应的存储磁盘。所述磁盘阵列控制装置及控制方法提高了数据文件的安全性。

Patent Agency Ranking