-
公开(公告)号:CN113411085A
公开(公告)日:2021-09-17
申请号:CN202110727143.2
申请日:2021-06-29
Applicant: 成都信息工程大学
IPC: H03M1/38
Abstract: 本发明公开了一种逐次逼近型电容检测电路,包括阶梯计数器模块,上下两个计数器分别接收待测电压与其反相值,以逐次逼近的方式输出四位数码以控制电流开关阵列。电流阵列,其耦接与异步计数器的四位输出,对升压电阻进行充电,以输出逐次逼近后的电压值。比较模块,由比较器接收来自待测电容的充电电压与电流开关阵列输出进行比较,输出作为下一次计数器的选用信号进行再次比较以达到逐次逼近的目的,该电路使用的比较器对工艺及工作温度不敏感,因此能够避免在不同工作温度时过压保护阈值的变化或受芯片制造过程中工艺角的影响,从而提高过压保护功能的可靠性;采用开环比较器能够增强整体运行速度,并且有效的提升了增益。
-
公开(公告)号:CN113114248A
公开(公告)日:2021-07-13
申请号:CN202110509817.1
申请日:2021-05-11
Applicant: 成都信息工程大学
Abstract: 本发明公开了一种自校准流水线ADC,通过第一子ADC对输入信号进行粗量化,其量化结果由第一开关逻辑控制模块编码成控制信号以对第一MDAC进行控制,使其实现输入信号与粗量化结果相减结果的差值放大,并传递给后级电路;由第二子ADC、第二开关逻辑控制模块、第二MDAC、第三子ADC、第三开关逻辑控制模块、第三MDAC遵循此过程,以流水线的方式逐级量化和差值放大,直至第四子ADC进行末端量化;同时由第一自校准模块、第二自校准模块和第三自校准模块根据低速ADC的量化编码结果进行各个子ADC量化编码的校准,实现高速高精度的流水线式的模数转换。
-
公开(公告)号:CN111030603B
公开(公告)日:2024-07-19
申请号:CN201911167715.5
申请日:2019-11-25
Applicant: 成都信息工程大学 , 成都易源芯辰微电子科技有限公司
Abstract: 本发明公开了一种集成程控增益放大功能的模拟前端结构,包括前置的第一缓冲器和第二缓冲器、选路开关S0、由跨导放大器和跨阻放大器级联构成的TCTI斩波放大器、第一低通滤波器以及第二低通滤波器。本发明中通过跨导放大器和跨阻放大器构成TCTI斩波放大器,能够对信号进行低噪声放大,并且TCTI斩波放大器带有程控增益放大功能,能够避免单独设计程控增益放大器,减少单功能模块设计,达到更高的集成度,有效减少了模拟前端的版图面积以及动态功耗。
-
公开(公告)号:CN111585550B
公开(公告)日:2024-05-10
申请号:CN202010547955.4
申请日:2020-06-16
Applicant: 成都信息工程大学
IPC: H03K5/24 , G01R19/165 , G01R1/30
Abstract: 本发明公开了一种过压保护用电流比较电路,涉及IC芯片技术领域。包括电流比较器,用于将电压输入信号转化为电流信号后与基准电流信号进行比较,并输出初始比较结果信号;零温度系数电流源,其耦接于电流比较器的正向输入侧,用于产生基准电流信号;迟滞比较器,其用于将初始比较结果信号与参考电压信号进行比较,并输出最终比较结果信号。该电路使用的迟滞比较器参考电压由基准电压源提供,对工艺及工作温度不敏感,因此能够避免迟滞比较器在不同工作温度时过压保护阈值的变化或受芯片制造过程中工艺角的影响,从而提高过压保护功能的可靠性;采用迟滞比较器能够增强抗干扰能力,并且可以设置过压参考电压以及恢复参考电压。
-
公开(公告)号:CN116938246A
公开(公告)日:2023-10-24
申请号:CN202311199878.8
申请日:2023-09-18
Applicant: 成都信息工程大学
Abstract: 本发明公开了一种基于环形放大器的4通道时间交织ADC电路,涉及集成电路技术领域,通过4通道时间交织ADC电路控制各子通道ADC交替对模拟输入Vin进行采样,多路选择器MUX在时钟的控制下4路信号分别输出;每个子通道采用单通道流水线ADC电路,包括由前端采样保持电路、多级子级流水线转换电路等;每个子级流水线转换电路由时钟产生电路控制,相邻两级采用两相非交叠时钟进行控制;本发明将多个单通道流水线型ADC构成多通道系统,有效地提高了采样速率,同时能保证高精度的实现。同时,在不增加系统复杂程度的情况下,创新性地使用全差分环形放大器结构,大大地降低了系统的功耗,性能满足高速、高精度的要求。
-
公开(公告)号:CN116015304A
公开(公告)日:2023-04-25
申请号:CN202310329600.1
申请日:2023-03-30
Applicant: 成都信息工程大学
IPC: H03M1/38
Abstract: 本发明公开了一种基于环形放大器差分输出的模拟触发异步时序电路,涉及集成电路领域,包括:时钟生成模块、并行采样模块、数据多路复用模块;并行采样模块包括多路流水线结构ADC;每路流水线结构ADC包括时钟产生电路、流水线转换结构、延迟对准寄存器阵列和数字校正电路;每级流水线转换结构包括MDAC和子ADC;MDAC包括采样保持电路、子DAC和级间增益电路,级间增益电路用于产生触发信号,使用组合逻辑控制流水线结构ADC。本发明采用环形放大器产生模拟触发时序信号,解决了在单通道内部建立高速时钟的设计难题,实现具有高度集成化的高速高精度ADC。
-
公开(公告)号:CN111585550A
公开(公告)日:2020-08-25
申请号:CN202010547955.4
申请日:2020-06-16
Applicant: 成都信息工程大学
IPC: H03K5/24 , G01R19/165 , G01R1/30
Abstract: 本发明公开了一种过压保护用电流比较电路,涉及IC芯片技术领域。包括电流比较器,用于将电压输入信号转化为电流信号后与基准电流信号进行比较,并输出初始比较结果信号;零温度系数电流源,其耦接于电流比较器的正向输入侧,用于产生基准电流信号;迟滞比较器,其用于将初始比较结果信号与参考电压信号进行比较,并输出最终比较结果信号。该电路使用的迟滞比较器参考电压由基准电压源提供,对工艺及工作温度不敏感,因此能够避免迟滞比较器在不同工作温度时过压保护阈值的变化或受芯片制造过程中工艺角的影响,从而提高过压保护功能的可靠性;采用迟滞比较器能够增强抗干扰能力,并且可以设置过压参考电压以及恢复参考电压。
-
公开(公告)号:CN111525924A
公开(公告)日:2020-08-11
申请号:CN202010547025.9
申请日:2020-06-16
Applicant: 成都信息工程大学
IPC: H03M1/10
Abstract: 本发明公开了一种自校准复合结构ADC,采用动态比较器替代传统普通型比较器,无静态直流功耗,大大降低了ADC整体功耗;考虑到ADC测量误差主要来源于具体工艺生产出的电容的容值与设计的容值之间的误差,增设了电容自校准模块,通过电容自校准模块对电容性数模转换模块的内部电容进行校准;采用全并行4位模数转换模块直接对模拟信号进行粗量化,得到高位数字信号,协同电容性数模转换模块与动态比较器的逐次比较环节,大大节省逐次比较的时间,提高ADC量化编码的速度,得以实现高速、高精度和低功耗的性能。
-
公开(公告)号:CN212210975U
公开(公告)日:2020-12-22
申请号:CN202021115641.9
申请日:2020-06-16
Applicant: 成都信息工程大学
IPC: H03M1/10
Abstract: 本实用新型公开了一种自校准复合结构ADC,采用动态比较器替代传统普通型比较器,无静态直流功耗,大大降低了ADC整体功耗;考虑到ADC测量误差主要来源于具体工艺生产出的电容的容值与设计的容值之间的误差,增设了电容自校准模块,通过电容自校准模块对电容性数模转换模块的内部电容进行校准;采用全并行4位模数转换模块直接对模拟信号进行粗量化,得到高位数字信号,协同电容性数模转换模块与动态比较器的逐次比较环节,大大节省逐次比较的时间,提高ADC量化编码的速度,得以实现高速、高精度和低功耗的性能。(ESM)同样的发明创造已同日申请发明专利
-
公开(公告)号:CN210380774U
公开(公告)日:2020-04-21
申请号:CN201922056997.3
申请日:2019-11-25
Applicant: 成都信息工程大学 , 成都易源芯辰微电子科技有限公司
Abstract: 本实用新型公开了一种集成程控增益放大功能的模拟前端结构,包括前置的第一缓冲器和第二缓冲器、选路开关S0、由跨导放大器和跨阻放大器级联构成的TCTI斩波放大器、第一低通滤波器以及第二低通滤波器。本实用新型中通过跨导放大器和跨阻放大器构成TCTI斩波放大器,能够对信号进行低噪声放大,并且TCTI斩波放大器带有程控增益放大功能,能够避免单独设计程控增益放大器,减少单功能模块设计,达到更高的集成度,有效减少了模拟前端的版图面积以及动态功耗。(ESM)同样的发明创造已同日申请发明专利
-
-
-
-
-
-
-
-
-