一种抗单粒子瞬态效应的低压降线性稳压器电路

    公开(公告)号:CN107783581B

    公开(公告)日:2020-02-21

    申请号:CN201710892671.7

    申请日:2017-09-27

    Abstract: 本发明涉及一种抗单粒子瞬态效应的低压降线性稳压器电路。该电路主要由基准源电路、误差放大器电路、电阻分压电路、RC滤波电路、功率管网络和限幅电路构成。所述功率管网络由多个小尺寸功率管组成,功率管之间通过传输门相连,形成一定的传播延迟,功率管网络能够降低因误差放大器输出信号突变造成的LDO输出信号的变化幅度;所述限幅电路由多个二极管串联构成,连接在LDO的输出端,对LDO的输出进行限幅。本发明能够降低或避免辐射环境中单粒子瞬态效应的影响,确保LDO输出电压的稳定,提高系统的可靠性,具有结构简单、实现方便、仅需在常见电路中添加少量电路等优点。

    一种抗单粒子瞬态时钟树结构

    公开(公告)号:CN107342762B

    公开(公告)日:2019-10-25

    申请号:CN201710399969.4

    申请日:2017-05-31

    Abstract: 一种抗单粒子瞬态时钟树结构,包括根节点时钟驱动单元、子节点时钟驱动单元以及叶节点时钟驱动单元,根节点时钟驱动单元和子节点时钟驱动单元均为时钟反相器或者缓冲器,而叶节点时钟驱动单元为双路滤波器,双路滤波器可以消除发生于输入信号上的脉冲宽度小于滤波器内部设定的延迟时间的单粒子瞬态脉冲,且同一输入信号输出两路互不干扰的输出信号。每个双路滤波器驱动一定数量的双时钟抗单粒子时序单元。本发明显著提高时钟树网络抗单粒子瞬态的能力,有效降低时钟树网络受到辐射粒子轰击时,任意时钟节点以及多个时钟树节点上产生单粒子瞬态脉冲的概率,且相对于时序单元单粒子瞬态加固方式实现的集成电路,具有功耗低、速度快、面积小的特点。

    一种抗单粒子瞬态效应的低压降线性稳压器电路

    公开(公告)号:CN107783581A

    公开(公告)日:2018-03-09

    申请号:CN201710892671.7

    申请日:2017-09-27

    Abstract: 本发明涉及一种抗单粒子瞬态效应的低压降线性稳压器电路。该电路主要由基准源电路、误差放大器电路、电阻分压电路、RC滤波电路、功率管网络和限幅电路构成。所述功率管网络由多个小尺寸功率管组成,功率管之间通过传输门相连,形成一定的传播延迟,功率管网络能够降低因误差放大器输出信号突变造成的LDO输出信号的变化幅度;所述限幅电路由多个二极管串联构成,连接在LDO的输出端,对LDO的输出进行限幅。本发明能够降低或避免辐射环境中单粒子瞬态效应的影响,确保LDO输出电压的稳定,提高系统的可靠性,具有结构简单、实现方便、仅需在常见电路中添加少量电路等优点。

    一种抗单粒子瞬态时钟树结构

    公开(公告)号:CN107342762A

    公开(公告)日:2017-11-10

    申请号:CN201710399969.4

    申请日:2017-05-31

    Abstract: 一种抗单粒子瞬态时钟树结构,包括根节点时钟驱动单元、子节点时钟驱动单元以及叶节点时钟驱动单元,根节点时钟驱动单元和子节点时钟驱动单元均为时钟反相器或者缓冲器,而叶节点时钟驱动单元为双路滤波器,双路滤波器可以消除发生于输入信号上的脉冲宽度小于滤波器内部设定的延迟时间的单粒子瞬态脉冲,且同一输入信号输出两路互不干扰的输出信号。每个双路滤波器驱动一定数量的双时钟抗单粒子时序单元。本发明显著提高时钟树网络抗单粒子瞬态的能力,有效降低时钟树网络受到辐射粒子轰击时,任意时钟节点以及多个时钟树节点上产生单粒子瞬态脉冲的概率,且相对于时序单元单粒子瞬态加固方式实现的集成电路,具有功耗低、速度快、面积小的特点。

    一种抗单粒子翻转的掉电数据保持触发器电路

    公开(公告)号:CN114785323A

    公开(公告)日:2022-07-22

    申请号:CN202210345659.5

    申请日:2022-03-31

    Abstract: 本发明公开了一种抗单粒子翻转的掉电数据保持触发器电路,包括:主锁存器电路,用于根据接收到的输入数据信号D和互补时钟信号,输出两路数据信号D_SAVE_1/2;具备掉电贮存功能的从锁存器电路,用于根据接收到的两路数据信号D_SAVE_1/2、互补时钟信号和互补贮存信号,输出两路输出数据信号OUTPUT1/2;输出驱动级缓冲器,用于根据接收到的OUTPUT1或OUTPUT2,生成总输出信号Q;第一反相器,用于输出反相时钟信号CKN;第二反相器,用于输出反相贮存使能信号SAVEN。本发明降低了因单粒子翻转效应造成的电路正常工作和掉电保持状态下存储的数据和状态发生错误的概率,实现掉电数据保持触发器电路在低功耗宇航集成电路中的应用。

    一种减小输出信号下降时间的PECL发送器接口电路

    公开(公告)号:CN106656156B

    公开(公告)日:2020-12-08

    申请号:CN201611008894.4

    申请日:2016-11-14

    Abstract: 本发明涉及一种减小输出信号下降时间的PECL发送器接口电路,第一MOS管、第二MOS管和已有PECL发送器接口电路;第一MOS管的漏极连接已有PECL发送器接口电路的负输出端和第二MOS管的栅极;第一MOS管的源极连接已有PECL发送器接口电路的偏置电压端;第二MOS管的漏极连接已有PECL发送器接口电路的正输出端和第一MOS管的栅极;第二MOS管的源极连接已有PECL发送器接口电路的偏置电压端。本发明利用交叉耦合对管为输出节点等效负载电容提供了一条额外的放电通路,减小了输出信号的下降时间,能够适用于高频率场合,驱动大电容负载。

Patent Agency Ranking