一种数字可调的带隙基准电路

    公开(公告)号:CN107544600A

    公开(公告)日:2018-01-05

    申请号:CN201710790805.4

    申请日:2017-09-05

    Abstract: 本发明公开了一种数字可调的带隙基准电路,包括:正温度系数电流生成电路、数字可调负温度系数电流生成电路和数字可调电阻串电路。正温度系数电流生成电路产生正温度系数电流Ip,同时产生偏置电压U1;数字可调负温度系数电流生成电路根据偏置电压U1生成数字可调的负温度系数电流In,In大小由输入第一控制信号控制;正温度系数电流Ip和负温度系数电流In经过加和后得到电流I,输入给数字可调电阻串电路,输入第二控制信号控制串联连入的电阻值,进而控制最终的输出电压Vref。本发明显著提高了带隙基准电路输出电压的精确度,大大简化了带隙基准电路的设计复杂度,降低了带隙基准电路的面积和功耗。

    一种时钟延时调节电路
    12.
    发明公开

    公开(公告)号:CN118282362A

    公开(公告)日:2024-07-02

    申请号:CN202410358670.4

    申请日:2024-03-27

    Abstract: 本发明属于电子电路领域,具体涉及了一种时钟延时调节电路,旨在解决传统的延时调节精度和延时调节范围互相制约的问题。本发明包括偏置电路将延时编程码译码为偏置电压;控制电路根据偏置电压生成延时控制信号并输入延时电路;第一延时调节电路的输入P端、输入N端分别接收外部输入的正相差分时钟信号、负相差分时钟信号,调节后输出第一差分时钟信号;第二延时调节电路的输入P端、输入N端分别接收外部输入的负相差分时钟信号、正相差分时钟信号,调节后输出第二差分时钟信号;驱动电路对两个差分时钟信号进行解耦放大恢复处理并输出差分方波时钟信号。本发明的电路采用数字编码调节电流的方式改变延时,可以实现宽范围高线性度延时调节。

    基于三极管β参数进行二阶温度补偿的基准电流源电路

    公开(公告)号:CN117111675A

    公开(公告)日:2023-11-24

    申请号:CN202310866585.4

    申请日:2023-07-14

    Abstract: 本发明属于数模转换器技术领域,具体涉及了一种基于三极管β参数进行二阶温度补偿的基准电流源电路,旨在解决现有的带隙基准电路电流的温度系数不够低、导致电路的功耗和面积增大的问题。本发明包括:所述正温度系数电流生成电路,产生正温度系数电流Ip和第一偏置电压U1;负温度系数电流生成电路,基于所述第一偏置电压U1,通过β参数二阶温度补偿,生成负温度系数电流In和第二偏置电压U2;所述一阶温度补偿合成电路,基于正温度系数电流Ip、负温度系数电流In和第二偏置电压U2,生成稳定电流I。本发明提高了参考电流的稳定性,进而提高数模转换器的转换精度,更加适用高精度的应用场景;同时消除了芯片制作过程中的工艺参数波动带来的影响。

    一种高速高精度电流舵数模转换器自校准系统及方法

    公开(公告)号:CN110958021B

    公开(公告)日:2023-08-29

    申请号:CN201911368913.8

    申请日:2019-12-26

    Abstract: 一种高速高精度电流舵数模转换器自校准系统及方法,属于数模转换器技术领域。本发明包括:参考电流源接入电流比较器正输入端,待校准电流源与校准DAC模块接入电流比较器负输入端,进行电流比较;校准码的初值为全0,首先校准码的最高位变为1,根据比较器输出结果决定当前校准位是否为1;如果电流比较器输出结果为高电平1,则当前校准位为1,否则为0;然后从次高位到最低位依次重复以上过程,直到K位校准码全部确定,停止比较;将当前校准码锁存在误差锁存器;校准DAC模块在此校准码控制下生成校准误差补偿电流,电流源校准完成;实现校准误差补偿电流与待校准电流源电流加和后的总电流与参考电流源电流大小一致。

    一种用于高速低抖动DLL的可编程延时线电路

    公开(公告)号:CN115664390A

    公开(公告)日:2023-01-31

    申请号:CN202211216745.2

    申请日:2022-09-30

    Abstract: 本发明涉及一种用于高速低抖动DLL的可编程延时线电路,包括可变延时线电路、逻辑控制电路和时钟驱动电路。可变延时线电路可通过调节延时线长度,灵活改变输入时钟的传输延时;同时,可变延时线电路可通过改变单级延时偏置电压,进而精细改变输入时钟的传输延时;逻辑控制电路将外部输入编程码译码为延时线长度控制信号;时钟驱动电路能够将时钟恢复为满幅度的方波时钟信号,并校正时钟信号的占空比和交叉点以供后级电路使用。本发明能够精确且灵活实现高速低抖动差分时钟延时调整,通过增加延时链长度,进而单级延时单元的延时精度不断提高,能够满足高速低抖动DLL对可变延时线宽延时调节范围和高延时调节精度的要求。

    一种驱动器输出摆幅、共模电压控制电路及控制方法

    公开(公告)号:CN114172506A

    公开(公告)日:2022-03-11

    申请号:CN202111449288.7

    申请日:2021-11-30

    Abstract: 本发明提供了一种驱动器输出摆幅、共模电压控制电路及控制方法,包括输出共模电压控制电路、输出电压摆幅控制电路及驱动器电路;输出共模电压控制电路对驱动器的输出共模电压进行控制;输出电压摆幅控制电路对驱动器的输出电压摆幅进行控制;驱动器电路根据输出共模电压控制信号、输出电压摆幅控制信号对输出共模电压和输出电压摆幅进行调整。本发明避免了传统驱动器结构存在的输出共模电压和输出电压摆幅存在耦合关系的问题,使驱动器的输出共模电压和输出电压摆幅可以被控制并调整;在输出摆幅一定的情况下共模电压可以被调整以提升电路的性能,在输出共模电压一定的情况下输出摆幅可以被调整以更好的配合去加重功能使用、改善输出信号的质量。

    一种可编程信号幅度检测电路

    公开(公告)号:CN109613323A

    公开(公告)日:2019-04-12

    申请号:CN201811279437.8

    申请日:2018-10-30

    Abstract: 本发明一种可编程信号幅度检测电路,包括幅度检测电路和比较器电路,幅度检测电路用于检测外部输入的差分信号CKP与CKN的幅度大小,以预设的阈值参考电压VT为基准,输出反映外部输入的差分信号CKP与CKN的幅度大小的幅度检测电压VA至比较器电路,对于一定的阈值参考电压VT,幅度检测电压VA与外部输入的差分信号幅度成反比,而对于一定的外部输入的差分信号幅度,幅度检测电压VA与阈值参考电压VT成正比;比较器电路,用于比较幅度检测电压VA和参考比较电压VR的大小,并生成幅度指示信号QC,用于指示电压幅度是否足够强。本发明可以用于高速信号接收、自动增益控制等电路中实现高速信号幅度灵活控制。

Patent Agency Ranking