一种基于FPGA技术的核电站仪控系统

    公开(公告)号:CN104966538A

    公开(公告)日:2015-10-07

    申请号:CN201510294269.X

    申请日:2015-06-02

    CPC classification number: Y02E30/40 G05B19/0423

    Abstract: 本发明公开了一种基于FPGA技术的核电站仪控系统,包括主处理板卡MPU、测试服务板卡TSU、m个输入板卡、n个输出板卡和β个网络通信板卡NCU,m≥1,n≥1,β≥1;所述主处理板卡MPU、网络通信板卡NCU、输入板卡和输出板卡,通过测试功能通信总线LinkT连接至所述测试服务板卡TSU;所述输入板卡和所述输出板卡通过IO数据冗余通信总线与所述板卡MPU相连。本发明降低安全功能总线的网络负荷,实现方式容易,整体的研发成本低,物料成本也相对较低,而且满足核电站的多样性系统需求。功能独立性更明显,可靠性增强。处理速度更快,响应时间更短,具有更好的安全性。

    一种基于FPGA技术的核电站仪控系统

    公开(公告)号:CN104966538B

    公开(公告)日:2018-12-21

    申请号:CN201510294269.X

    申请日:2015-06-02

    Abstract: 本发明公开了一种基于FPGA技术的核电站仪控系统,包括主处理板卡MPU、测试服务板卡TSU、m个输入板卡、n个输出板卡和β个网络通信板卡NCU,m≥1,n≥1,β≥1;所述主处理板卡MPU、网络通信板卡NCU、输入板卡和输出板卡,通过测试功能通信总线LinkT连接至所述测试服务板卡TSU;所述输入板卡和所述输出板卡通过IO数据冗余通信总线与所述板卡MPU相连。本发明降低安全功能总线的网络负荷,实现方式容易,整体的研发成本低,物料成本也相对较低,而且满足核电站的多样性系统需求。功能独立性更明显,可靠性增强。处理速度更快,响应时间更短,具有更好的安全性。

    基于FPGA的模拟量输出信号回读通道实时校准系统及方法

    公开(公告)号:CN105425663B

    公开(公告)日:2019-08-13

    申请号:CN201510751758.3

    申请日:2015-11-06

    Abstract: 为了解决现有技术中模拟量输出没有调校功能和靠单片机处理器的技术方案中多通道回读校准处理时间长的技术问题,本发明提供一种能够快速、实时对模拟量输出信号回读通道进行校准的基于FPGA的模拟量输出信号回读通道实时校准系统及方法。本发明提供一种基于FPGA的模拟量输出信号回读通道实时校准系统,所述系统包括:FPGA模块,数模转换模块,以及位于所述数模转换模块和所述FPGA模块之间的回读通道;所述FPGA模块设置有根据所述反馈模块输入至所述FPGA模块的内部偏移算法校准子模块,并且所述FPGA模块、所述回读通道和所述数模转换模块之间形成闭环控制;因此,可以对模拟参数输出进行实时校准,大幅提升回读检测精度。

    一种基于FPGA的数字量输出通道自检系统和方法

    公开(公告)号:CN106292633B

    公开(公告)日:2019-07-19

    申请号:CN201610730083.9

    申请日:2016-08-25

    Abstract: 本发明涉及一种基于FPGA的数字量输出通道自检系统,包括FPGA和多个数字量输出通道,每个通道包括光电隔离器、驱动开关管和环回采集电路;所述FPGA作为主处理器与上位机通信,完成命令和数据的收发,并实现对各通道的控制和自检逻辑;所述光电隔离器实现输出与控制信号的电气隔离;所述驱动开关管实现对输出点的驱动;所述环回采集电路实现对输出信号的回采,用于自诊断;所述驱动开关管和环回采集电路相连,FPGA通过光电隔离器分别与驱动开关管和环回采集电路相连,形成自检通道。本发明在正常输出时,能够诊断出通道是否正常翻转,有利于提前诊断通道故障。

    基于FPGA的故障修复方法和装置

    公开(公告)号:CN106528312A

    公开(公告)日:2017-03-22

    申请号:CN201610864689.1

    申请日:2016-09-29

    CPC classification number: G06F11/0796 G06F11/1004

    Abstract: 本发明属于基于FPGA的控制系统的技术领域,提供一种在核安全控制系统中基于FPGA的故障修复方法和装置;FPGA包括第一算法单元和第二算法单元;所述方法包括:向测试数据存储单元导入测试数据,所述测试数据存储单元包括第一测试数据存储区和第二测试数据存储区;对所述测试数据存储单元中的测试数据进行CRC校验;将经过CRC校验的正确数据传输至所述第一算法单元和所述第二算法单元,并对两个算法单元内算法模块运算结果进行取样;将取样结果与预定的运算结果相比较,判断所述算法模块是否存在故障;如果存在故障,则发送修复脉冲进行修复;如果修复失败,则标记故障位置并输出故障信号。

    基于FPGA的图形化组态方法和装置

    公开(公告)号:CN106528082A

    公开(公告)日:2017-03-22

    申请号:CN201610855250.2

    申请日:2016-09-27

    Abstract: 本发明属于一种核电站中控制站设备算法组态的技术领域,提供了一种基于FPGA的图形化组态方法和装置,所述方法包括:有选择性地配置数据输入接口和/或数据输出接口,使得只有已经被选择的数据输入接口和/或数据输出接口对应的图形化接口图被显示;通过被显示出来的图形化接口,进行组态算法的绘制,使得所述FPGA能够按照所述绘制后的组态算法进行逻辑运算。因此,能够将外部变量接口变成参数可配,通过配置文件的设置,选择打开哪些接口或关闭哪些接口,让图形化接口图只显示打开的接口,便于使用。

Patent Agency Ranking