-
公开(公告)号:CN106201629A
公开(公告)日:2016-12-07
申请号:CN201610586439.6
申请日:2016-07-22
Applicant: 北京广利核系统工程有限公司 , 中国广核集团有限公司
CPC classification number: G06F8/65 , G06F11/3065 , G06F11/3089 , G06F13/385
Abstract: 本发明属于FPGA的技术领域,涉及一种对多片目标FPGA编程的方法和装置;其中,所述方法包括:确定所述多片目标FPGA中需要编程的目标FPGA,通过计算机生成相应的编程文件;将所述需要编程的目标FPGA对应的编程文件发送至所述主FPGA;向所述主FPGA发送启动编程命令和与所述需要编程的目标FPGA对应的使能信号;分别对所述目标FPGA进行编程,并且所述多片目标FPGA与所述主FPGA之间的通信方式从多种通信方式中选择其中至少一种。因此,采用上述技术方案,可以通过主FPGA实现与目标FPGA之间采用不同的通信协议,即可完成对不同类型目标器件编程;提高产品的应用范围。
-
公开(公告)号:CN104966538A
公开(公告)日:2015-10-07
申请号:CN201510294269.X
申请日:2015-06-02
Applicant: 北京广利核系统工程有限公司 , 中国广核集团有限公司
IPC: G21D3/06
CPC classification number: Y02E30/40 , G05B19/0423
Abstract: 本发明公开了一种基于FPGA技术的核电站仪控系统,包括主处理板卡MPU、测试服务板卡TSU、m个输入板卡、n个输出板卡和β个网络通信板卡NCU,m≥1,n≥1,β≥1;所述主处理板卡MPU、网络通信板卡NCU、输入板卡和输出板卡,通过测试功能通信总线LinkT连接至所述测试服务板卡TSU;所述输入板卡和所述输出板卡通过IO数据冗余通信总线与所述板卡MPU相连。本发明降低安全功能总线的网络负荷,实现方式容易,整体的研发成本低,物料成本也相对较低,而且满足核电站的多样性系统需求。功能独立性更明显,可靠性增强。处理速度更快,响应时间更短,具有更好的安全性。
-
公开(公告)号:CN107423054B
公开(公告)日:2021-03-19
申请号:CN201710512792.4
申请日:2017-06-29
Applicant: 北京广利核系统工程有限公司 , 中国广核集团有限公司
Abstract: 本发明属于自动化控制的技术领域,要解决的技术问题是提供一种能够自主控制不受第三方限制的基于FPGA的自定义图形化算法组态装置、系统和方法;所述装置包括:自定义的图形库,设置成包括表征所述FPGA逻辑运算的图形块;自定义的算法库,设置成包括与所述自定义的图形库中每个图形块对应的算法块;图形化组态模块,设置成能够调用所述自定义的图形库中的图形块,进行自定义算法组态;图形逻辑关系识别模块,设置成分析所述图形化组态模块中自定义图形算法组态的关系,获取所述算法的逻辑关系;代码生成模块,基于所述图形逻辑关系识别模块获取的所述算法的逻辑关系,调用所述自定义的算法库中的算法块,生成机器语言代码。
-
公开(公告)号:CN104966538B
公开(公告)日:2018-12-21
申请号:CN201510294269.X
申请日:2015-06-02
Applicant: 北京广利核系统工程有限公司 , 中国广核集团有限公司
IPC: G21D3/06
Abstract: 本发明公开了一种基于FPGA技术的核电站仪控系统,包括主处理板卡MPU、测试服务板卡TSU、m个输入板卡、n个输出板卡和β个网络通信板卡NCU,m≥1,n≥1,β≥1;所述主处理板卡MPU、网络通信板卡NCU、输入板卡和输出板卡,通过测试功能通信总线LinkT连接至所述测试服务板卡TSU;所述输入板卡和所述输出板卡通过IO数据冗余通信总线与所述板卡MPU相连。本发明降低安全功能总线的网络负荷,实现方式容易,整体的研发成本低,物料成本也相对较低,而且满足核电站的多样性系统需求。功能独立性更明显,可靠性增强。处理速度更快,响应时间更短,具有更好的安全性。
-
公开(公告)号:CN114201321A
公开(公告)日:2022-03-18
申请号:CN202010981762.X
申请日:2020-09-17
Applicant: 北京广利核系统工程有限公司
Inventor: 陈乃奎 , 张春雷 , 马建新 , 张智慧 , 谢逸钦 , 程康 , 周飞 , 张晓冬 , 李萌 , 王成 , 史雄伟 , 陈银杰 , 马洪杰 , 李乐 , 盛先松 , 宁龙飞 , 方劲宇 , 徐靖松
IPC: G06F11/07
Abstract: 本申请公开了一种软件看门狗实现方法、装置和计算机设备,其中,软件看门狗实现方法,包括:延迟启动看门狗,并实时监测喂狗信号;在接收到喂狗信号时,判断喂狗信号是否是启动看门狗后的第一次喂狗信号;如果是启动看门狗后的第一次喂狗信号,则将监测窗口的中心位置设置在第一次喂狗信号的起始时刻;等待半个窗口时间后,对看门狗的定时器进行清零,并返回进行下一周期的喂狗信号监测。本申请的软件看门狗实现方法、装置和计算机设备,可以实现对喂狗信号的精确诊断和指示;时间窗大小和输出复位信号的脉冲宽度可任意设置,适用范围更广,精度可达微秒级。
-
公开(公告)号:CN105425663B
公开(公告)日:2019-08-13
申请号:CN201510751758.3
申请日:2015-11-06
Applicant: 北京广利核系统工程有限公司 , 中国广核集团有限公司
IPC: G05B19/042
Abstract: 为了解决现有技术中模拟量输出没有调校功能和靠单片机处理器的技术方案中多通道回读校准处理时间长的技术问题,本发明提供一种能够快速、实时对模拟量输出信号回读通道进行校准的基于FPGA的模拟量输出信号回读通道实时校准系统及方法。本发明提供一种基于FPGA的模拟量输出信号回读通道实时校准系统,所述系统包括:FPGA模块,数模转换模块,以及位于所述数模转换模块和所述FPGA模块之间的回读通道;所述FPGA模块设置有根据所述反馈模块输入至所述FPGA模块的内部偏移算法校准子模块,并且所述FPGA模块、所述回读通道和所述数模转换模块之间形成闭环控制;因此,可以对模拟参数输出进行实时校准,大幅提升回读检测精度。
-
公开(公告)号:CN106292633B
公开(公告)日:2019-07-19
申请号:CN201610730083.9
申请日:2016-08-25
Applicant: 北京广利核系统工程有限公司 , 中国广核集团有限公司
IPC: G05B23/02
Abstract: 本发明涉及一种基于FPGA的数字量输出通道自检系统,包括FPGA和多个数字量输出通道,每个通道包括光电隔离器、驱动开关管和环回采集电路;所述FPGA作为主处理器与上位机通信,完成命令和数据的收发,并实现对各通道的控制和自检逻辑;所述光电隔离器实现输出与控制信号的电气隔离;所述驱动开关管实现对输出点的驱动;所述环回采集电路实现对输出信号的回采,用于自诊断;所述驱动开关管和环回采集电路相连,FPGA通过光电隔离器分别与驱动开关管和环回采集电路相连,形成自检通道。本发明在正常输出时,能够诊断出通道是否正常翻转,有利于提前诊断通道故障。
-
公开(公告)号:CN107741740A
公开(公告)日:2018-02-27
申请号:CN201710396821.5
申请日:2017-05-31
Applicant: 北京广利核系统工程有限公司 , 中国广核集团有限公司
IPC: G05B23/02
Abstract: 本发明提供一种多板卡系统故障上报方法,采用一种纯硬件故障上报方式,通过设立板卡级故障、机箱级故障、机柜级故障,并以逐级上报的方式进行故障报警,达到了简单快速定位故障区域的技术目的。本发明通过故障汇总模块来收集板卡故障,通过继电器故障输出模块将板卡故障输出报警,故障报警全过程都是通过继电器和接线来传输故障信号,避免了使用软件报警带来的产品设计的复杂度,同时也降低了工程设计的复杂度。
-
公开(公告)号:CN106528312A
公开(公告)日:2017-03-22
申请号:CN201610864689.1
申请日:2016-09-29
Applicant: 北京广利核系统工程有限公司 , 中国广核集团有限公司
CPC classification number: G06F11/0796 , G06F11/1004
Abstract: 本发明属于基于FPGA的控制系统的技术领域,提供一种在核安全控制系统中基于FPGA的故障修复方法和装置;FPGA包括第一算法单元和第二算法单元;所述方法包括:向测试数据存储单元导入测试数据,所述测试数据存储单元包括第一测试数据存储区和第二测试数据存储区;对所述测试数据存储单元中的测试数据进行CRC校验;将经过CRC校验的正确数据传输至所述第一算法单元和所述第二算法单元,并对两个算法单元内算法模块运算结果进行取样;将取样结果与预定的运算结果相比较,判断所述算法模块是否存在故障;如果存在故障,则发送修复脉冲进行修复;如果修复失败,则标记故障位置并输出故障信号。
-
公开(公告)号:CN106528082A
公开(公告)日:2017-03-22
申请号:CN201610855250.2
申请日:2016-09-27
Applicant: 北京广利核系统工程有限公司 , 中国广核集团有限公司
IPC: G06F9/44
Abstract: 本发明属于一种核电站中控制站设备算法组态的技术领域,提供了一种基于FPGA的图形化组态方法和装置,所述方法包括:有选择性地配置数据输入接口和/或数据输出接口,使得只有已经被选择的数据输入接口和/或数据输出接口对应的图形化接口图被显示;通过被显示出来的图形化接口,进行组态算法的绘制,使得所述FPGA能够按照所述绘制后的组态算法进行逻辑运算。因此,能够将外部变量接口变成参数可配,通过配置文件的设置,选择打开哪些接口或关闭哪些接口,让图形化接口图只显示打开的接口,便于使用。
-
-
-
-
-
-
-
-
-