基于动态延时补偿的重采样方法、装置和系统

    公开(公告)号:CN109286462B

    公开(公告)日:2019-11-08

    申请号:CN201811064698.8

    申请日:2018-09-12

    Abstract: 本发明涉及信号处理技术领域,具体提出一种基于动态延时补偿的重采样方法、装置和系统,重采样装置包括原始信号采集模块、缓存阵列、写控制器、读控制器、重排模块和通信模块,原始信号采集模块用于采集原始天线信号并将信号抽取为多路并行输出;缓存阵列用于缓存信号;写控制器用于控制信号写入缓存阵列;读控制器用于控制缓存阵列数据读出;重排模块用于缓存阵列输出的多路并行信号重排;通信模块用于更新待补偿延时等参数。本发明通过动态延时补偿,能够实时补偿天线到接收机的传输延时差,不要求传输线缆等长,有益于机房布局布线,还能够实时补偿观测源到不同天线的传输延时差,实现实时调整观测方向,提高指向精度,增强观测能力。

    异构多源高速数据交换适配装置

    公开(公告)号:CN105933219A

    公开(公告)日:2016-09-07

    申请号:CN201610210537.X

    申请日:2016-04-06

    CPC classification number: H04L12/66 H04L69/08

    Abstract: 本发明公开了一种异构多源高速数据交换适配装置。其中,处理器至少包括第一和第二高速收发器,且用于在第一高速收发器接收数据包的情况下,根据第一高速收发器和第二高速收发器之间的地址映射关系,触发第二高速收发器向第一高速收发器读取数据包,并对数据包进行转发;第一连接器与第一高速收发器电连接;第二连接器与第二高速收发器电连接;第一接口子卡与第一连接器电连接,并用于接收数据包并将数据包经第一连接器传输至第一高速收发器;第二接口子卡与第二连接器电连接,并用于接收经由第二高速收发器和第二连接器转发来的数据包。由此,解决了高性能计算平台中多种不同协议高速网络之间通信的技术问题。

    一种传感器的采样方法以及相关装置

    公开(公告)号:CN113358120B

    公开(公告)日:2022-08-05

    申请号:CN202110624291.1

    申请日:2021-06-04

    Abstract: 本发明公开了一种传感器的采样方法以及相关装置,该采样方法包括:对多个传感模块设置共同使用的采样周期,每个传感模块包括多个传感器,采样周期均满足每个传感器的采样规范;从采样周期中至少划分出每个传感器产生数据的置信时间作为更新区间,采集数据的置信时间作为采集区间;检测每个传感模块中传感器在采样周期中的运行状态;若每个运行状态在更新区间内均为更新数据的状态,则截止采集区间分别对每个传感模块完成采集传感器产生的数据的操作。上述方法通过设置共同使用的采样周期,对采样周期进行区域划分,在特定的区域中判断传感器的运行状态,依据运行状态确定对多个传感器进行同步数据采集的时机,能保证采集到的数据是同步且对齐的。

    两端异构的多通道PCIE转接卡

    公开(公告)号:CN111538689B

    公开(公告)日:2022-11-08

    申请号:CN202010324065.7

    申请日:2020-04-22

    Abstract: 本发明属于电子设备技术领域,具体涉及一种两端异构的多通道PCIE转接卡,旨在解决现有技术中PCIE转接卡无法满足通讯设备接口的多样化需求的问题。本发明提供的转接卡通过多路复用器控制模块连接输入端和输出端,输入端用过PCIE数据位控制模块选择配置PCIE金手指的数据位,输出端能够支持PCIE扩展插槽、ERmet ZD连接器、QSFP光纤模块多通道,能够适用于PCIE1.0‑4.0,不仅可以兼容更宽速率范围的信号传输,更打破了传统PCIE转接卡扩展仅仅局限于PCIE插槽的方式,增加了I/O扩展的种类,可满足服务器、储存系统多种配置的扩展需求,避免现有技术中预留的专门扩展卡接口不足而带来的诸多不便,节约主板空间,且能够有效降低产品的开发成本,具有广泛的应用前景。

    超宽带信号的实时中值频点提取方法

    公开(公告)号:CN109582276A

    公开(公告)日:2019-04-05

    申请号:CN201811288116.4

    申请日:2018-10-31

    Abstract: 本发明属于无线电管理与检测技术领域,具体提供一种超宽带信号的实时中值频点提取方法,该提取方法包括:S1:生成频谱数据;S2:对生成的频谱数据进行平滑处理;S3:将频谱数据大小与位置信息进行整合;S4:在FPGA内对数据进行并行排序;S5:对中值频点进行提取。通过本发明的实时中值频点提取方法,可以实现基于超高带宽的实时的信号监测下的中值频点的提取,并且由于对数据进行了并行排序和比较,充分地利用了FPGA的空间,从而极大地降低了运算时间,提高中值频点的提取速度。

    高效可靠传输控制方法和系统

    公开(公告)号:CN109347607A

    公开(公告)日:2019-02-15

    申请号:CN201811208877.4

    申请日:2018-10-17

    CPC classification number: H04L1/1607 H04L1/1809 H04L1/1874

    Abstract: 本发明属于高速网络互连技术领域,具体提供一种高效可靠传输控制方法和系统,该传输控制方法包括:将待发送数据进行区块划分;将划分后的数据进行存储;将每个区块的数据组成N个数据包;将数据包按照顺序进行发送;对区块数据包进行检测;根据检测结果,确定是进行数据重传还是进入下一个进程。本发明使用多个区块顺序循环存储数据,并且区块大小、个数可以动态配置,提高了灵活性与高效性,并且只需要在一个区块数据接收后再进行检测,并不需要接收端或者发送端对每个数据包或者数据返回包进行检测,提高了传输效率并保障了可靠性,同时断点重传机制可以根据统计信息来进行进程决策,若发生丢包,只发送丢掉的数据包,提高了传输效率。

    高带宽图像采集、预处理和分发系统及图像处理系统

    公开(公告)号:CN109286749A

    公开(公告)日:2019-01-29

    申请号:CN201811089556.7

    申请日:2018-09-18

    Abstract: 本发明属于生命科学图像采集处理技术领域,具体提供一种高带宽图像采集、预处理和分发系统及图像处理系统,该系统包括:相机控制模块、采集系统控制模块、千兆网模块、图像数据采集模块、图像缓存模块、图像预处理模块、图像动态分发模块和高速接口模块,千兆网模块分别与相机控制模块和采集系统控制模块连接,相机控制模块、图像数据采集模块、图像缓存模块、图像预处理模块、图像动态分发模块和高速接口模块依次连接,采集系统控制模块分别与图像缓存模块、图像预处理模块和图像动态分发模块连接。本发明的系统接收图像带宽高,相机控制方式灵活,图像预处理效率高,并且系统易于扩展。

    基于块浮点的FBLMS算法的FPGA实现装置及方法

    公开(公告)号:CN111506294B

    公开(公告)日:2022-07-29

    申请号:CN202010286526.6

    申请日:2020-04-13

    Abstract: 本发明属于实时自适应信号处理技术领域,具体涉及了一种基于块浮点的FBLMS算法的FPGA实现装置及方法,旨在解决现有FPGA装置实现FBLMS算法时性能、速度与资源之间存在冲突的问题。本发明包括:输入缓存变换模块对参考信号分块缓存重组,转为块浮点后FFT变换;滤波模块在频域滤波并动态截位;误差计算与输出缓存模块对目标信号分块缓存,在转为块浮点后与滤波输出相减并转为定点制,得到最终对消结果;权值调整计算模块、权值更新存储模块获取权值的调整量,并对权值按块更新。本发明针对FBLMS算法的递归结构,采用块浮点数据格式及动态截位方法,保证数据具有较大动态范围及较高精度,解决了性能、速度与资源之间的冲突,模块化的设计也提高了复用性及扩展性。

Patent Agency Ranking