具有高速缓存相干存储器和服务器链接交换机的系统

    公开(公告)号:CN113746762A

    公开(公告)日:2021-12-03

    申请号:CN202110585663.4

    申请日:2021-05-27

    Abstract: 一种用于管理存储器资源的系统和方法。在一些实施例中,该系统包括第一服务器、第二服务器和连接到第一服务器并连接到第二服务器的服务器链接交换机。第一服务器可以包括存储程序处理电路、高速缓存相干交换机和第一存储器模块。在一些实施例中,第一存储器模块连接到高速缓存相干交换机,高速缓存相干交换机连接到服务器链接交换机,并且存储程序处理电路连接到高速缓存相干交换机。

    用于近数据处理的系统、方法和设备

    公开(公告)号:CN113628647A

    公开(公告)日:2021-11-09

    申请号:CN202110494510.9

    申请日:2021-05-07

    Abstract: 存储器模块可以包括一个或多个存储器设备,以及耦合到一个或多个存储器设备的近存储器计算模块;近存储器计算模块包括被配置为处理来自一个或多个存储器设备的数据的一个或多个处理元件,以及被配置为协调来自主机和一个或多个处理元件的对一个或多个存储器设备的访问的存储器控制器。一种处理数据集的方法可以包括:将数据集的第一部分分布到第一存储器模块,将数据集的第二部分分布到第二存储器模块,基于数据集的第一部分在第一存储器模块处构建第一本地数据结构,基于数据集的第二部分在第二存储器模块处构建第二本地数据结构,以及合并第一和第二本地数据结构。

    基于DRAM的可重构装置
    15.
    发明授权

    公开(公告)号:CN105703765B

    公开(公告)日:2020-10-09

    申请号:CN201510944660.X

    申请日:2015-12-16

    Abstract: 一种基于DRAM的可重构逻辑。根据一个一般方面,一种装置可以包括存储阵列,该存储阵列包括多个存储子阵列。子阵列中的至少一个可以被布置为可重构查找表。该可重构查找表可以包括:被配置为存储数据的多个存储单元;局部行译码器,被配置为基于输入信号的集合来激活存储单元的一个行或多个行;局部线选择器,被配置为基于至少一个输入信号来选择存储单元的行的子集。

    校正存储器中的错误的方法

    公开(公告)号:CN108268340B

    公开(公告)日:2023-06-06

    申请号:CN201810007552.3

    申请日:2018-01-04

    Abstract: 在计算机存储器中执行存储器重复数据删除和单错校正双错检测(SEC‑DED)的方法,所述方法包括:从存储器芯片的阵列中读取数据;基于所述数据计算至少一个散列;针对物理行ID散列中的至少一个并针对二次散列来检查一个或多个散列;确定是否检测到错误;当检测到错误时,通过一次一个地改变存储器芯片的阵列中的每一位来校正所述数据,直到没有检测到错误;其中在改变所述每一位之间,基于所改变的数据计算至少一个散列,并且将新数据的一个或多个散列与物理行ID散列中的一个或多个进行比较且与二次散列进行比较,并再次确定是否检测到错误;以及在没有检测到错误时,输出经校正的数据。

    向外扩展高带宽存储系统
    17.
    发明公开

    公开(公告)号:CN110928810A

    公开(公告)日:2020-03-27

    申请号:CN201910609176.X

    申请日:2019-07-08

    Abstract: 高带宽存储器(HBM)系统包括第一HBM+卡。第一HBM+卡包括多个HBM+立方体。每个HBM+立方体具有逻辑裸芯和存储器裸芯。第一HBM+卡还包括:HBM+卡控制器,耦接到多个HBM+立方体中的每一个并且被配置为与主机接口;引脚连接,被配置为连接到主机,以及结构连接,被配置为连接到至少一个HBM+卡。

    搜索存储在存储器中的数据的方法和系统

    公开(公告)号:CN108268596A

    公开(公告)日:2018-07-10

    申请号:CN201711351959.X

    申请日:2017-12-15

    CPC classification number: G06F16/22 G06F16/90344 G06F3/0641 G06F11/1453

    Abstract: 一种用于搜索存储在存储器中的数据的方法,该方法包括接收regex搜索请求,生成包括与regex搜索请求对应的基本regex运算的解析树,在相应的时间步中单独分析所生成的解析树的基本regex运算中的每一个,通过使用转换表确定数据是否存在、并使用反向转换表确定数据的存储器地址位置而与确定与所分析的基本regex运算对应的数据的存储器地址位置;以及,在分析所生成的解析树的所有基本regex运算后,输出匹配regex搜索请求的数据。

    重复删除DRAM系统算法架构
    19.
    发明公开

    公开(公告)号:CN107273042A

    公开(公告)日:2017-10-20

    申请号:CN201710206477.9

    申请日:2017-03-31

    Abstract: 一种被配置为内部地执行存储器重复删除的重复删除存储器模块,包括:哈希表存储器,用于将多个数据块存储在包括哈希表的哈希表阵列中,哈希表中的每个包括物理桶和多个虚拟桶,虚拟桶中的每个包括物理桶中的一些,物理桶中的每个包括路;地址查找表存储器(ALUTM),包括多个指针,所述多个指针指示在物理桶中的相对应的一个物理桶中所存储的数据块中的每个的位置;和缓冲存储器,用于当哈希表阵列为满时,存储未被存储在哈希表存储器中的唯一的数据块;处理器;以及存储器,其中,存储器在其上存储有指令,该指令当由处理器执行时使得存储器模块与外部系统交换数据。

Patent Agency Ranking