多媒体系统中的时钟产生方法和设备

    公开(公告)号:CN102857723A

    公开(公告)日:2013-01-02

    申请号:CN201210224075.9

    申请日:2012-06-29

    Inventor: 辛钟信

    CPC classification number: H04N21/242 H03K5/135 H03L7/16

    Abstract: 本发明提供一种多媒体系统中的时钟产生方法和设备。所述多媒体系统中的时钟产生方法和设备包括:通过使用锁相环或延迟锁定环将输入时钟的频率以预定的因数进行倍频,来产生具有多个相位的第一中间时钟;通过将第一中间时钟的频率以5进行分频,来产生传输时钟;使用传输时钟的频率,来产生在多媒体系统中使用的像素时钟。当将具有多个相位的第一中间时钟用于产生与色深对应的像素时钟时,可以减小倍频所需的锁相环或延迟锁定环的数量。

    半导体装置、扩频时钟发生器及其方法

    公开(公告)号:CN1945974A

    公开(公告)日:2007-04-11

    申请号:CN200610163938.0

    申请日:2006-08-18

    Inventor: 辛钟信

    CPC classification number: H03L7/0996 H03L7/081 H03L7/0891 H03L7/18

    Abstract: 提供一种半导体装置、扩频时钟发生器及其方法。示例性半导体装置可包括接收输出信号、通过对接收的输出信号进行分频产生第一反馈信号和第二反馈信号的分频单元,和响应于第二反馈信号输出与参考信号具有预定相位差的相位偏移单元,其中第二反馈信号具有比第一反馈信号高的频率。示例性扩频时钟发生器可包括多个串联的分频器和响应于从多个分频器中的一个或多个输出的至少一个而选择并输出多个输出信号中的一个的选择器,多个输出信号中的每一个相对于参考信号具有不同的相位差。示例性方法可包括接收具有第一频率的参考信号;产生具有第二频率的反馈信号,第二频率高于第一频率;以及响应于产生的反馈信号,输出顺序被选择的输出信号的至少一个。

    混合时钟数据恢复电路和接收器

    公开(公告)号:CN108123714B

    公开(公告)日:2023-02-28

    申请号:CN201710675217.6

    申请日:2017-08-09

    Abstract: 提供一种混合时钟数据恢复电路和接收器。一种混合时钟数据恢复电路包括:线性相位检测器,被配置为:通过响应于时钟信号对输入数据信号进行采样来产生恢复数据信号,并产生具有与输入数据信号和时钟信号之间的相位差成线性比例的脉冲宽度差的上升信号和下降信号;仲裁器被配置为基于上升信号和下降信号来产生表示输入数据信号的相位超前时钟信号的相位的bang‑bang上升信号和表示时钟信号的相位超前输入数据信号的相位的bang‑bang下降信号;数字环路滤波器被配置为基于bang‑bang上升信号和bang‑bang下降信号来产生数字控制码;数字控制振荡器被配置为:响应于数字控制码来产生时钟信号的振荡频率,并响应于上升信号和下降信号来调节时钟信号的振荡频率。

    半导体装置、其制造方法和其操作方法

    公开(公告)号:CN110456850A

    公开(公告)日:2019-11-15

    申请号:CN201910361426.2

    申请日:2019-04-30

    Abstract: 一种半导体装置包括:电压产生器,其产生参考电压;第一参考电流产生器,其接收参考电压并产生参考电流;非易失性存储器,其存储校准码;第一偏置电流产生器,其对参考电流进行镜像处理,以产生第一偏置电流;以及第二偏置电流产生器,其根据非易失性存储器的校准码调整参考电流,以产生第二偏置电流。

    数据接收装置及其测试方法

    公开(公告)号:CN103364716B

    公开(公告)日:2017-08-04

    申请号:CN201310115795.6

    申请日:2013-04-03

    Inventor: 蔡现洙 辛钟信

    CPC classification number: G01R31/3177 G01R31/31715

    Abstract: 一种数据接收器装置包括:逻辑单元,被配置为产生测试模式信号,在测试模式中接收测试结果信号,并且在测试模式中,将测试模式信号与测试结果信号进行比较来执行测试。数据接收器还包括:系统频率控制电路,被配置为用从逻辑单元接收的乘法因子乘以参考时钟信号,并输出测试时钟信号;输出端,被配置为基于测试时钟信号对测试模式信号进行串行化,并且输出输出信号;输入端,被配置为基于输出信号从输入信号中恢复数据信号和数据时钟信号,基于数据时钟信号对数据信号进行串并行转换,并将测试结果信号输出到逻辑单元。

    时钟数据恢复方法和电路
    19.
    发明公开

    公开(公告)号:CN104348471A

    公开(公告)日:2015-02-11

    申请号:CN201410210284.7

    申请日:2014-05-19

    Inventor: 金杜镐 辛钟信

    Abstract: 提供了时钟数据恢复方法和电路,时钟数据恢复电路包括:相位频率检测器,配置为检测参考时钟信号的频率和相位;频率检测器,配置为基于检测到的频率检测数据信号的频率;以及相位检测器,配置为基于检测到的数据信号的频率,检测数据信号的相位。因此,包括时钟数据恢复电路的定时控制器能够在系统加电/断电时高速地建立数据通信,以降低功耗。此外,定时控制器无需包括附加的外部时钟产生设备,能够使用定时控制器中产生的非精确时钟信号实现频率同步。

Patent Agency Ranking