一种调制器及其设计方法
    171.
    发明公开

    公开(公告)号:CN102270990A

    公开(公告)日:2011-12-07

    申请号:CN201010188645.4

    申请日:2010-06-01

    CPC classification number: H03M3/344 H03M3/368 H03M3/424 H03M3/436

    Abstract: 本发明公开了一种调制器及其设计方法,所述调制器包括模拟滤波器、模拟加法器、多位量化器、数字环路滤波器、多位反馈数模转换器,所述模拟滤波器用于对输入模拟信号进行预调制,所述模拟加法器用于模拟信号求和,所述多位量化器用于将模拟信号和转换为多位数字信号输出;所述数字环路滤波器用于对多位量化器输出的多位数字信号滤波,所述多位反馈数模转换器用于将滤波后的多位数字信号转换为反馈模拟信号。本发明可以快捷地构造出稳定的调制器,通过采用数字环路滤波器同时对量化噪声和失配噪声进行整形,该调制器不仅具有强健的稳定性,而且具有良好的噪声整形能力,能够有效解决多位反馈DAC的非线性问题,可应用于高速、高精度模数转换。

    一种用于煤矿顶板声发射监测的单元结构

    公开(公告)号:CN102182512A

    公开(公告)日:2011-09-14

    申请号:CN201110057898.2

    申请日:2011-03-10

    Abstract: 本发明公开了一种用于煤矿顶板岩层声发射监测的单元结构,包括至少一个共聚物压电岩层声发射传感单元,一个处理单元。传感单元获得100Hz到1MHz岩层声发射信号强度的变化,经过无源电缆(比如,可在直埋时防水、低电容、可达100m或更长的超强韧性高密度聚乙烯电缆)连接到处理单元,一个处理单元可以连接多个传感单元。传感单元实时获得地顶板岩层声发射信号,处理单元进行信号采集、预处理,并将预处理的数据通过无线或有线方式传输出去。本发明具有采样周期、采样精度、传输数据时间间隔可配置、可编程的灵活性,安装操作简便并具有良好的煤矿巷道恶劣条件适应性,能够支撑大区域的密集安装。

    一种利用高层建筑监测地震的方法

    公开(公告)号:CN102156294A

    公开(公告)日:2011-08-17

    申请号:CN201110080880.4

    申请日:2011-03-31

    Abstract: 本发明公开了一种利用高层建筑监测地震的方法,该方法利用高层建筑地下室深的特点,将监测单元安装到建筑下方的岩石基础上并感应岩层变化来监测地震。该方法由安装在地下岩石基础上的地震监测单元和若干个地面监测中心组成。监测单元包括采用一个或多个感知岩石基础振动、温度、湿度和应力的传感监测单元,一个处理单元。处理单元对传感单元的感知信号进行预处理并发送到监测中心。监测中心负责接收较大区域的多个监测单元发来的数据,并进行处理,监测中心之间可以交换数据以获得更大区域岩石基础振动、温度、湿度和应力信号,从而对地震活动分析并实现地震预报。本发明具有成本低、安装易和组网灵活的特点,适合城市布局地震监测点。

    一种降低可重构算子阵列结构功耗的方法

    公开(公告)号:CN102129495A

    公开(公告)日:2011-07-20

    申请号:CN201110053883.9

    申请日:2011-03-07

    Abstract: 本发明公开了一种降低可重构算子阵列结构功耗的方法。其中,该可重构算子阵列结构包括至少一个可重构算子,所述可重构算子按列分布式排列,则本发明的方法包括:生成可重构算子阵列结构的可执行文件;根据配置信息对可重构算子阵列结构进行低功耗配置;对进行低功耗配置后的阵列结构进行功耗分析,如果所述阵列结构的功耗满足设计要求,则将所述可执行文件加载至所述阵列结构并进行调试,如果功耗不满足设计需求,则对所述阵列结构进行功耗优化处理。本发明的方法通过对阵列结构进行低功耗配置,从而降低该阵列结构的功耗,如果该阵列结构仍不满足设计要求,则再通过对该阵列结构进行功耗优化,来降低该阵列的系统级功耗。

    视频编解码器网络提取层NAL模块及实现方法

    公开(公告)号:CN102123286A

    公开(公告)日:2011-07-13

    申请号:CN201010619891.0

    申请日:2010-12-31

    Abstract: 本发明公开了一种视频编码器的网络提取层NAL模块,包括:用于控制数据输出的数据选择功能块、用于将数据选择功能块输出码流进行拼接的码流拼接功能块、用于将码流拼接功能块输出码流拆分的拆分功能块、用于判断是否需要插入字节并根据判断结果进行处理的插入功能块、以及用于将插入功能块输出结果拼接的码流组合功能块。本发明可提高硬件设计的效率。

    用于视频编码器的帧内子块预测电路及其实现方法

    公开(公告)号:CN102075763A

    公开(公告)日:2011-05-25

    申请号:CN201010619996.6

    申请日:2010-12-31

    Abstract: 本发明公开了一种用于视频编码器的帧内子块预测电路的实现方法,包括:将高级程序语言算法描述的视频编码器的帧内子块预测电路的各个编码功能块映射成由算子单元构成的硬件逻辑描述;由算子单元构成的硬件逻辑描述生成帧内子块预测电路的硬件集成电路。本发明还公开了一种视频编码器的帧内子块预测电路,包括用于计算预测值的计算编码功能块、用于从预测值中选择最优预测值的选择编码功能块、以及用于根据最优预测值获得相应的残差矩阵元素绝对值之和的残差计算编码功能块。本发明提高了硬件设计的效率。

    用于视频编码器的整数变换装置及其实现方法

    公开(公告)号:CN102045569A

    公开(公告)日:2011-05-04

    申请号:CN201010619784.8

    申请日:2010-12-31

    Abstract: 本发明公开了一种用于视频编码器的整数变换装置,包括用于单步整数变换和整数反变换的变换功能块、用于单步量化和反量化的量化反量化功能块、用于存储的存储转置功能块、用于选择输入的多选功能块、用于选择输出的分发功能块、以及控制功能块。本发明有利于预测的匹配性和解码图像的准确性,还可提高硬件设计的效率。

    快速锁定的鉴频鉴相器
    178.
    发明授权

    公开(公告)号:CN101098140B

    公开(公告)日:2011-05-04

    申请号:CN200710076245.2

    申请日:2007-06-28

    Abstract: 本发明公开了一种快速锁定的鉴频鉴相器,第一支路包括第一开关管、第二开关管、第三开关管和第四开关管,第一开关管的控制极响应外部参考信号,第一主电流导通极耦合到电源,第二主电流导通极串联第三开关管和第四开光管的主电流导通极后接地;第二开关管的控制极响应外部参考信号,第一主电流导通极耦合到第一开关管的第二主电流导通极,第二主电流导通极输出第一充放电控制信号;第二支路包括第五开关管、第六开关管、第七开关管和第八开关管,具有和第一支路相同的电路结构;第四开关管和第七开关管的控制极分别响应第一充放电控制信号,第三开关管和第八开关管的控制极分别响应第二充放电控制信号。本发明消除了传统鉴频鉴相器的传输特性曲线在2π处的错误,并加快了锁相的过程。

    一种可配置处理器体系结构和控制方法

    公开(公告)号:CN101739383A

    公开(公告)日:2010-06-16

    申请号:CN200910001682.7

    申请日:2009-01-08

    Abstract: 本发明公开了一种可配置处理器体系结构,包括互连的可配置控制部件和可配置部件,所述可配置控制部件用于执行指令向可配置部件发出配置信息,所述可配置部件用于根据该配置信息执行处理任务。本发明还公开了一种可配置处理器的控制方法,包括以下步骤:可配置控制部件向可配置部件发送配置信息,可配置部件依据所述配置信息执行相应操作。本发明将数据处理操作的复杂性移入各个可配置部件,可配置控制部件非常简单,不需要设计复杂的指令流水线、不需要加多级快速指令缓存去提升处理器的性能;其配置指令通过长指令实现,可以简化因可配置部件数目变化而带来的配置复杂性。

    一种处理器结构
    180.
    发明公开

    公开(公告)号:CN101727433A

    公开(公告)日:2010-06-09

    申请号:CN200810216858.6

    申请日:2008-10-20

    Abstract: 本发明公开了一种处理器结构,包括算法数据控制部件和至少一个用于对数据进行存储或读出操作的存储部件,所述存储部件包括存储单元和配置寄存器,所述算法数据控制部件执行配置指令,将配置信息写入指令中指定的存储部件的配置寄存器,所述存储部件根据其自身配置寄存器中的配置信息进行数据存取。本发明可方便地进行数据存取操作,尤其适用于对大规模数据流或数据段处理的情况。同时,本发明具有良好的算法保密性。

Patent Agency Ranking