用于激光光束整形的双自由曲面透镜及其设计方法

    公开(公告)号:CN103592702A

    公开(公告)日:2014-02-19

    申请号:CN201310526342.2

    申请日:2013-10-30

    Applicant: 浙江大学

    Abstract: 本发明公开了一种用于激光光束整形的双自由曲面透镜的设计方法,属于非成像光学和激光光束整形技术领域,本发明根据设计要求设置双自由曲面透镜的初始结构,根据能量守恒、折射定律和光程关系,在计算机的辅助下,设计出满足预定照明要求的双自由曲面透镜,使入射激光光束经过该透镜偏折后产生预定的强度分布和相位分布。双自由曲面透镜包含前表面和后表面两个自由曲面,且前后两个自由曲面均通过曲面拟合离散数据点得到。本发明还公开了一种基于上述方法的用于激光光束整形的双自由曲面透镜。本发明获得了连续的自由曲面面型,实现了曲面的可加工;能同时实现对激光光束的强度与相位分布的调控,控制能力强,设计效率高。

    针对粗颗粒度流应用的流水并行化方法

    公开(公告)号:CN103377035A

    公开(公告)日:2013-10-30

    申请号:CN201210107527.5

    申请日:2012-04-12

    Applicant: 浙江大学

    Abstract: 本发明公开了一种针对粗颗粒度流应用的流水并行化方法,包括对串行C代码进行典型数据剖析与依赖分析得到任务依赖图;对任务依赖图进行依赖变换得到有向无环图;建立体系特征图;针对体系特征图对有向无环图进行任务调度并判断任务调度结果是否满足性能要求,若不满足要求,则对有向无环图中的任务进行聚合和拆分得到新的有向无环图,选择新的有向无环图中计算开销最大的任务得到新的计算热点区域,再返回依赖分析继续执行;根据任务调度结果对串行C代码进行分割、修改得到并行C代码;用编译器编译生成并行可执行文件;将所述并行可执行文件加载到目标硬件平台上执行,本发明适用多层嵌套循环的结构,可提取多层循环的并行性。

    一种基于象散的样品轴向漂移补偿方法和装置

    公开(公告)号:CN102566048B

    公开(公告)日:2013-07-24

    申请号:CN201210013620.X

    申请日:2012-01-17

    Applicant: 浙江大学

    Abstract: 本发明公开了一种基于象散的样品轴向漂移补偿方法和装置。装置包括激光器、单模光纤、准直透镜、分光棱镜、由两个焦距相同且横截面相互正交的柱面镜构成的象散处理器、显微物镜、三维纳米扫描平台、聚焦透镜、光衰减器、光电感应器件和计算机。方法包括:将准直光束经上述象散处理器形成第一象散光束,进而在待测样品聚焦后被反射,并再次经过上述象散处理器形成第二象散光束,经分光棱镜反射得到监控光束,并在经聚焦透镜聚焦后由光电感应器件接收,标定监控光束聚焦光斑与待测样品的轴向漂移量的关系并输入计算机用于样品轴向漂移补偿。本发明结构简单,使用方便,而且具有较高的测量灵敏度,可用于高精度超分辨显微设备中。

    一种天吊式LED多光谱无影灯

    公开(公告)号:CN103148421A

    公开(公告)日:2013-06-12

    申请号:CN201210564215.7

    申请日:2012-12-24

    Applicant: 浙江大学

    Abstract: 本发明公开了一种天吊式LED多光谱无影灯。它包括矩形导轨、无影灯灯头、送风天花、手术台;手术台上方设有矩形导轨、送风天花,送风天花设置在矩形导轨的内侧,矩形导轨、送风天花固定在天花板上,矩形导轨上设有多个无影灯灯头。无影灯灯头包括第一LED灯珠S1~第五LED灯珠S5、自由曲面准直透镜L、第一二向合色镜D1和第二二向合色镜D2。本发明实现照明角度的调节和水平的位移,提高了系统的无影率,简化了无影灯的安装程序。同时,该无影灯解决了以往LED手术无影灯会出现彩色影子的问题,提高了手术创面组织的可分辨能力。

    冲突预测实现方法及所用冲突预测处理装置事务存储器

    公开(公告)号:CN101872299B

    公开(公告)日:2013-05-01

    申请号:CN201010219504.4

    申请日:2010-07-06

    Applicant: 浙江大学

    Abstract: 本发明公开了一种事务存储器的冲突预测处理装置,包括处理器、硬件事务存储器和内部总线;硬件事务存储器内设有投机型高速缓存(201)、写地址缓冲单元(202)、预测恢复高速缓存(203)、冲突预测地址单元(204)和冲突预测寄存器保存单元(205);写地址缓冲单元(202)分别与处理器和内部总线相连,投机型高速缓存(201)分别与预测恢复高速缓存(203)、冲突预测地址单元(204)和处理器相连,冲突预测寄存器保存单元(205)与内部总线相连。本发明还同时公开了一种事务冲突预测实现方法。采用本发明的事务冲突预测实现方法,能减少事务处理中的冲突损耗。

    一种以超支化聚合物为单体制备反渗透复合膜的方法

    公开(公告)号:CN102698620A

    公开(公告)日:2012-10-03

    申请号:CN201210196555.9

    申请日:2012-06-12

    Applicant: 浙江大学

    Abstract: 本发明公开了一种以超支化聚合物为单体制备反渗透复合膜的方法,其特征在于,包括如下步骤:(1)将多孔支撑膜浸泡于水相溶液中一段时间后,去除多孔支撑膜表面多余水相溶液;(2)将所得多孔支撑膜置于空气中阴干,再浸泡于油相溶液,进行界面反应,得到初生态膜;(3)初生态膜热处理后,室温下阴干,得到反渗透复合膜;所述水相溶液为含催化剂4-胺基吡啶衍生物的末端为胺基或羟基的水溶性超支化聚合物水溶液;所述油相溶液中反应单体为多元酰氯或多元异腈酸酯中的一种或几种的混合物。本发明一种以超支化聚合物为单体制备反渗透复合膜的方法,可以快速制备得到性能优良的反渗透复合膜,操作简单,在实现高膜通量的同时,具备较高的盐截留率,可应用于海水淡化等水处理领域。

    嵌入式处理器的硬件数据预取方法

    公开(公告)号:CN102163144A

    公开(公告)日:2011-08-24

    申请号:CN201110115081.6

    申请日:2011-05-05

    Applicant: 浙江大学

    Inventor: 周啸 刘鹏

    Abstract: 本发明公开了一种嵌入式处理器的硬件数据预取方法,包括以下步骤:1)、在嵌入式处理器中设置一个预取缓冲区,预取缓冲区用于记录确定需要预取的地址,每一项地址包括地址位、有效位和步长;并在预取成功后通过一个累加器自动计算下一个预取地址;2)、发生数据高速缓存缺失后,首先要对是否进行预取进行判定,将缺失地址存入缺失地址表中,每次发生高速缓存缺失后将缺失地址存入一个历史表格中,历史表格仅保存缺失地址,采用先进先出结构。本发明可以有效的隐藏处理器发生高速缓存缺失后的重填高速缓存时间,从而减少高速缓存缺失。

    一种针对嵌入式多核系统的视频编码流水化并行方法

    公开(公告)号:CN101860752A

    公开(公告)日:2010-10-13

    申请号:CN201010166248.7

    申请日:2010-05-07

    Applicant: 浙江大学

    Inventor: 徐志远 刘鹏

    Abstract: 本发明提出了一种针对嵌入式多核系统的视频编码程序流水化并行方法,该方法基于视频编码原程序对基本数据单元处理的数据流图表示,对目标视频编码原程序进行模拟仿真,提取数据流图中各个节点运算量,分析数据流图中各个节点的依赖关系及流水化并行后处理基本数据单元时的数据依赖关系,根据得到的节点运算量及节点间依赖关系选择处理器负载均衡、核间通信量少的流水并行划分方案。得到划分方案后对任务节点按照指示器的接口标准进行对象化封装,将封装后的对象静态地映射到相应的处理器核上,配合各个处理器核上的指示器实现多核系统对视频编码原程序的流水化并行执行。本发明适用于各种数据流处理类型的程序的并行化。

    一种适用于多处理器核系统芯片的调试方法

    公开(公告)号:CN101251819A

    公开(公告)日:2008-08-27

    申请号:CN200710164584.6

    申请日:2007-12-11

    Applicant: 浙江大学

    Abstract: 本发明公开了一种适用于多处理器核系统芯片的调试方法:用一个运行在宿主机上的虚拟主控处理器核模块(111)来模拟一个主控处理器和调试控制站程序,负责发送和接收命令,控制多处理器核系统芯片的调试,发送调试命令给物理的每个处理器核上的运行调试服务站模块(131),并接收回复信息到运行在宿主机上的带有图形化界面的软件调试器(110)。本发明方法占用较小的硬件资源,利用软件来进行调试,可移植性强,适用于多处理器核系统芯片/片上网络平台调试。

    32位媒体数字信号处理器
    110.
    发明授权

    公开(公告)号:CN1297888C

    公开(公告)日:2007-01-31

    申请号:CN200410016753.8

    申请日:2004-03-03

    Applicant: 浙江大学

    Abstract: 本发明公开了一种微处理器及计算机系统,旨在提供一种32位媒体数字信号处理器。该处理器包括整型处理器核、流水控制单元、取指单元、指令、取操作数、数据、指令高速缓存、数据高速缓存、片上存储器、通用寄存器文件、媒体寄存器文件、总线接口单元、系统总线、整数执行单元、信号执行单元、媒体执行单元、算术逻辑单元、桶形移位器、整数乘加器,经电路连接组成,以及旁路单元和系统控制协处理器。本发明的媒体数字信号处理器的指令结构分为面向寄存器操作的寄存器—寄存器类指令,和面向存储器操作的寄存器—存储器类指令。既善于执行系统程序,又善于执行数字信号处理程序,兼有RISC处理器和DSP处理器结构特点,是RISC和DSP体系结构的有机融合体。

Patent Agency Ranking