多媒体处理器协同仿真验证平台

    公开(公告)号:CN1560743A

    公开(公告)日:2005-01-05

    申请号:CN200410016943.X

    申请日:2004-03-11

    Applicant: 浙江大学

    Abstract: 本发明公开了一种多媒体处理器协同仿真验证平台,包括基于FPGA的硬件仿真平台、运行于PC上的软件仿真平台,硬件仿真平台和软件仿真平台通过通信接口进行通信。采用此种结构的仿真验证平台,在利用FPGA硬件仿真高效率的同时,通过软件仿真平台增加其可控制性和可观察性,使得仿真结果既能在硬件上实时显示,也能够读回调试主机进行结果的自动校验和数据显示。

    32位媒体数字信号处理器
    2.
    发明授权

    公开(公告)号:CN1297888C

    公开(公告)日:2007-01-31

    申请号:CN200410016753.8

    申请日:2004-03-03

    Applicant: 浙江大学

    Abstract: 本发明公开了一种微处理器及计算机系统,旨在提供一种32位媒体数字信号处理器。该处理器包括整型处理器核、流水控制单元、取指单元、指令、取操作数、数据、指令高速缓存、数据高速缓存、片上存储器、通用寄存器文件、媒体寄存器文件、总线接口单元、系统总线、整数执行单元、信号执行单元、媒体执行单元、算术逻辑单元、桶形移位器、整数乘加器,经电路连接组成,以及旁路单元和系统控制协处理器。本发明的媒体数字信号处理器的指令结构分为面向寄存器操作的寄存器—寄存器类指令,和面向存储器操作的寄存器—存储器类指令。既善于执行系统程序,又善于执行数字信号处理程序,兼有RISC处理器和DSP处理器结构特点,是RISC和DSP体系结构的有机融合体。

    32位媒体数字信号处理器
    3.
    发明公开

    公开(公告)号:CN1560731A

    公开(公告)日:2005-01-05

    申请号:CN200410016753.8

    申请日:2004-03-03

    Applicant: 浙江大学

    Abstract: 本发明公开了一种微处理器及计算机系统,旨在提供一种32位媒体数字信号处理器。该处理器包括整型处理器核、流水控制单元、取指单元、指令、取操作数、数据、指令高速缓存、数据高速缓存、片上存储器、通用寄存器文件、媒体寄存器文件、总线接口单元、系统总线、整数执行单元、信号执行单元、媒体执行单元、算术逻辑单元、桶形移位器、整数乘加器,经电路连接组成,以及旁路单元和系统控制协处理器。本发明的媒体数字信号处理器的指令结构分为面向寄存器操作的寄存器—寄存器类指令,和面向存储器操作的寄存器—存储器类指令。既善于执行系统程序,又善于执行数字信号处理程序,兼有RISC处理器和DSP处理器结构特点,是RISC和DSP体系结构的有机融合体。

Patent Agency Ranking