用于确保数据的完整性和机密性的系统和方法

    公开(公告)号:CN111199058A

    公开(公告)日:2020-05-26

    申请号:CN201911141157.5

    申请日:2019-11-20

    Inventor: J.J.诺雷姆

    Abstract: 提供了用于确保数据的完整性和机密性的系统和方法。公开了一种将固件下载到嵌入式器件中而同时保持固件的完整性和机密性的系统和方法。在一个实施例中,该过程包括四个阶段。在第一阶段中,将未经认证的内容写入到嵌入式器件的存储器中。在第二阶段中,验证该内容。在第三步骤中,在主机与嵌入式器件之间建立安全连接。在第四步骤中,使用该安全连接将固件加载到嵌入式器件中。固件在其从主机传送至嵌入式器件时被加密,并且在嵌入式器件之外从未是可访问的。

    具有干扰检测的射频接收器装置和相关方法

    公开(公告)号:CN110719117A

    公开(公告)日:2020-01-21

    申请号:CN201910597846.0

    申请日:2019-07-04

    Inventor: H·D·瑞杰特

    Abstract: 本申请公开了具有干扰检测的射频接收器装置和相关方法。一种装置包括射频(RF)接收器,其包括自动增益控制(AGC)电路,以使用增益信号来设置RF接收器的前端电路系统的增益。RF接收器还包括干扰检测电路,以使用增益信号的值来检测干扰信号。

    具有降低的泄漏电流的电子电路的装置及相关方法

    公开(公告)号:CN109150158A

    公开(公告)日:2019-01-04

    申请号:CN201810571962.0

    申请日:2018-06-06

    Abstract: 本申请公开具有降低的泄漏电流的电子电路的装置及相关方法。一种装置包括集成电路(IC),其包括互补金属氧化物半导体(CMOS)电路。CMOS电路包括p‑沟道晶体管网络,该p‑沟道晶体管网络包括具有栅极‑导致漏极泄漏(GIDL)电流的至少一个p‑沟道晶体管。该IC进一步包括原生金属氧化物半导体(MOS)晶体管,其经耦合以将偏置电压提供给至少一个p‑沟道晶体管以降低至少一个p‑沟道晶体管的GIDL电流。

    具有反馈路径的电压调节器

    公开(公告)号:CN109144157A

    公开(公告)日:2019-01-04

    申请号:CN201810619945.X

    申请日:2018-06-15

    Inventor: 魏力 S.斯考

    Abstract: 具有反馈路径的电压调节器。在示例中,一种装置包括:通道设备,其耦合在电源电压节点和负载电路之间并且响应于在通道设备的控制端子处接收的控制信号而向负载电路提供经调节的电压;第一放大器,用于将参考电压与经调节的电压进行比较并且响应于比较在比较节点处输出比较信号;具有输入设备的第二放大器,所述输入设备具有耦合到比较节点的控制端子以接收比较信号并且至少部分地响应于比较信号而将控制信号输出到通道设备;以及反馈电路,用于至少部分地基于负载电路的负载电流向第一放大器提供反馈信号。

    用于执行用于基于分组的协议的接收机中的自动增益控制的系统、装置和方法

    公开(公告)号:CN108988885A

    公开(公告)日:2018-12-11

    申请号:CN201810545417.4

    申请日:2018-05-31

    Inventor: A.L.科班

    Abstract: 本发明涉及用于执行用于基于分组的协议的接收机中的自动增益控制的系统、装置和方法。在一个示例中,一种方法包括:在分组通信的开始时,针对接收机的多个增益组件设置最大增益设置;以及在分组通信的前导码部分期间,响应于由接收机的第一组件输出的第一信号大于第一阈值和由接收机的第二组件输出的第二信号大于第二阈值中的至少一个而减小用于多个增益组件中的一个或多个的增益设置。

    用于线性调节的方法和装置

    公开(公告)号:CN105634276B

    公开(公告)日:2018-11-09

    申请号:CN201510755411.6

    申请日:2015-09-30

    Abstract: 一种方法,包括响应于在线性调节器的导通器件的控制端子处接收的信号,使用所述导通器件向所述线性调节器的输出端提供输出信号。所述方法包括至少部分地基于所述输出信号,使用所述线性调节器来调节在所述控制端子处接收的信号;以及控制所述线性调节器的闭环频率响应,以使所述线性调节器的直流增益即DC增益延伸到一频率,该频率接近或处于与耦合到所述线性调节器的所述输出端的去耦电容器相关联的零频率。

    调节直接存储器存取描述符的执行

    公开(公告)号:CN103914416B

    公开(公告)日:2018-05-15

    申请号:CN201310750275.2

    申请日:2013-12-31

    CPC classification number: G06F13/28

    Abstract: 本发明涉及调节直接存储器存取描述符的执行。一种包括集成电路的装置,其中集成电路包括处理核和直接存储器存取(DMA)引擎。所述DMA引擎适于处理描述符以控制DMA通信。所述描述符包含指示与DMA通信相关联的通信端点的数据。所述DMA引擎适于使用包含在所述描述符的至少一个中的其他数据控制多个执行路径间的描述符执行的分支。

    用于限制网状网络中的路由器的数目的方法

    公开(公告)号:CN104518971B

    公开(公告)日:2018-02-06

    申请号:CN201410511104.9

    申请日:2014-09-29

    Inventor: R.凯尔西

    Abstract: 在一些情况中,可能期望限制网状网络中的路由器数目。公开了在不影响连接性的情况下限制路由器数目的各种技术。在一些实施例中,如果已经在网络中存在小于预定数目的路由器,则节点启用它的路由器能力。在其他实施例中,节点仅在解决连接性问题或双连接性问题是必要的情况启用它的路由能力。在一些情况中,之前已启用它的路由器能力的节点可能不再被要求作为路由器。在一些实施例中,该节点在做出该确定时禁用它的路由能力。

Patent Agency Ranking