-
公开(公告)号:CN103914415A
公开(公告)日:2014-07-09
申请号:CN201310750652.2
申请日:2013-12-31
Applicant: 硅实验室公司
CPC classification number: G06F13/28 , G06F13/4221 , H02M1/38 , H02M7/5395 , H02M2001/0012
Abstract: 本发明涉及调整输入/输出接口。一种设备包括输入/输出(I/O)接口电路,其包括存储器和控制器。存储器存储多个命令以调整输入/输出(I/O)接口。该命令指示I/O接口电路的至少一个I/O端子的至少一个I/O状态以及与I/O状态关联的持续时间。控制器执行命令来按照预定顺序将I/O接口置于(一个或更多个)I/O状态。
-
公开(公告)号:CN103914416B
公开(公告)日:2018-05-15
申请号:CN201310750275.2
申请日:2013-12-31
Applicant: 硅实验室公司
IPC: G06F13/28
CPC classification number: G06F13/28
Abstract: 本发明涉及调节直接存储器存取描述符的执行。一种包括集成电路的装置,其中集成电路包括处理核和直接存储器存取(DMA)引擎。所述DMA引擎适于处理描述符以控制DMA通信。所述描述符包含指示与DMA通信相关联的通信端点的数据。所述DMA引擎适于使用包含在所述描述符的至少一个中的其他数据控制多个执行路径间的描述符执行的分支。
-
公开(公告)号:CN103914415B
公开(公告)日:2017-05-10
申请号:CN201310750652.2
申请日:2013-12-31
Applicant: 硅实验室公司
CPC classification number: G06F13/28 , G06F13/4221 , H02M1/38 , H02M7/5395 , H02M2001/0012
Abstract: 本发明涉及调整输入/输出接口。一种设备包括输入/输出(I/O)接口电路,其包括存储器和控制器。存储器存储多个命令以调整输入/输出(I/O)接口。该命令指示I/O接口电路的至少一个I/O端子的至少一个I/O状态以及与I/O状态关联的持续时间。控制器执行命令来按照预定顺序将I/O接口置于(一个或更多个)I/O状态。
-
公开(公告)号:CN103914416A
公开(公告)日:2014-07-09
申请号:CN201310750275.2
申请日:2013-12-31
Applicant: 硅实验室公司
IPC: G06F13/28
CPC classification number: G06F13/28
Abstract: 本发明涉及调节直接存储器存取描述符的执行。一种包括集成电路的装置,其中集成电路包括处理核和直接存储器存取(DMA)引擎。所述DMA引擎适于处理描述符以控制DMA通信。所述描述符包含指示与DMA通信相关联的通信端点的数据。所述DMA引擎适于使用包含在所述描述符的至少一个中的其他数据控制多个执行路径间的描述符执行的分支。
-
-
-