-
公开(公告)号:CN117674785A
公开(公告)日:2024-03-08
申请号:CN202311697537.3
申请日:2023-12-12
Applicant: 浙江大学
IPC: H03K17/041 , H03K17/06 , H03K17/687
Abstract: 本发明涉及微电子技术领域,公开了一种基于阈值开关忆阻器的低功耗主从式D触发器电路。该触发器电路由单极型阈值开关忆阻器、双极型阈值开关忆阻器以及传统晶体管搭建,并由主锁存器使能开关电路,主锁存器电路、从锁存器使能开关电路和从锁存器电路四部分构成。本发明使用的晶体管数量少,电路面积小,能耗低,为未来高性能数字集成电路设计提供了新的解决方案。
-
公开(公告)号:CN114721457B
公开(公告)日:2023-04-18
申请号:CN202210329758.4
申请日:2022-03-30
Applicant: 浙江大学
IPC: G05F1/567
Abstract: 本发明公开了一种低温度系数的无电阻带隙基准源,包括依次相连的启动电路、电流源电路、高阶温度补偿电路和低阶温度补偿电路,所述启动电路使电流源电路避免简并工作点,所述电流源电路为温度补偿电路提供二阶的偏置电流,所述高阶温度补偿电路和低阶温度补偿电路通过电流镜与加权差分对构建的基准电压输出。本申请在无电阻情况下,利用不同尺寸的双极型晶体管与具有相同温度指数的电流源构建了一种高阶温度补偿方式,有别于传统带隙基准源中利用电阻实现低温度系数基准输出的方式,可以得到较为稳定的低输出基准电压。
-
公开(公告)号:CN112947656A
公开(公告)日:2021-06-11
申请号:CN202110111730.9
申请日:2021-01-27
Applicant: 浙江大学
IPC: G05F1/56
Abstract: 本发明公开了一种具有动态优化电源抑制比的低静态电流无片外电容LDO,所述LDO电路包括LDO主模块和PSR优化模块;所述LDO主模块,用于在负载电流或输入电压发生变化时提供一个稳定的输出电压;所述PSR优化模块,在所述LDO主模块中的功率管栅极注入一个频率相关的补偿电流,用于优化LDO中频PSR。所述本发明的具有动态优化电源抑制比的低静态电流无片外电容LDO无需功率管拷贝管,具有低静态电流的优势;通过监测功率管工作状态,对前馈补偿电流进行动态调节,更具灵活性。
-
公开(公告)号:CN110647309A
公开(公告)日:2020-01-03
申请号:CN201910934899.7
申请日:2019-09-29
Applicant: 浙江大学
IPC: G06F7/523
Abstract: 本发明提供一种高速大位宽乘法器。该乘法器包括两个互补时钟、CLA加法器、溢出处理模块、译码器、K位乘单元和数据运算模块;该乘法器的运算方法为:将部分积分成两组,由不同的时钟对各组部分积进行控制,进行并行运算;在两个互补时钟的上升沿分别进行乘法运算和移位相加操作,即可得到最终的乘法结果。本发明的高速大位宽乘法器使得时钟周期消耗减少一半,提高了乘法器的运算速度。本发明的乘法器可以在集成电路、可编程逻辑器件、数字信号处理和通信等领域中使用,其特点是电路结构简单、占用资源少、速度快,同时能够实现大位宽操作数乘法运算。
-
公开(公告)号:CN114707553B
公开(公告)日:2025-05-02
申请号:CN202210376530.0
申请日:2022-04-11
Applicant: 浙江大学
IPC: G06F18/2431 , G06F18/2415 , G06F18/2131 , G06F18/15 , G06N3/0464 , G01R19/25 , G01R31/00
Abstract: 本发明涉及电弧检测技术领域,公开了一种分步式故障电弧检测方法及装置、电子设备、存储介质,包括:从电流信号中提取时域特征参数;根据时域特征参数判断其前后连续周期之间的变化值;如果变化值小于设定阈值,则认为当前周期检测结果和前周期相同;如果变化值大于设定阈值,则通过训练好的故障电弧检测卷积神经网络对电流信号进行检测得到第一检测结果,通过离散小波变换对电流信号进行检测并将检测结果与自适应阈值进行比较得到第二检测结果;对第一检测结果进行计算得到第一权重,通过自适应阈值对第二检测结果进行计算得到第二权重,再通过权重仲裁、统计和比较,判断是否发生故障电弧。具有故障电弧检测准确率高,计算过程简单的特点。
-
公开(公告)号:CN117436383A
公开(公告)日:2024-01-23
申请号:CN202311469363.5
申请日:2023-11-07
Applicant: 浙江大学
IPC: G06F30/337 , G06F7/523
Abstract: 本发明公开了一种采用级联形式构建大数乘法器的设计方法及装置,包括以下步骤:根据所需的大数乘法器位宽以及现有小乘法器位宽确定对原始操作数的分解维度,利用多项式乘法的合并原理对大数乘法实现分而治之的逆向设计,并根据分解复杂度采用电路级联设计方法进行复杂度降维,实现底层乘法器数量的优化以及电路设计的简化。该设计方法通过自下而上的设计思路,能在优化乘法器数量与简化电路结构方向进行折衷考量。与传统分而治之构建大数乘法器的方法相比,本发明设计提出的方法能在考虑底层乘法器实际位宽的前提下,增加所构建的大数乘法器位宽的细粒度,进而充分利用底层乘法器资源,并避免乘法器之间的线路延时,从而提高整体电路的频率。
-
公开(公告)号:CN114707553A
公开(公告)日:2022-07-05
申请号:CN202210376530.0
申请日:2022-04-11
Applicant: 浙江大学
Abstract: 本发明涉及电弧检测技术领域,公开了一种分步式故障电弧检测方法及装置、电子设备、存储介质,包括:从电流信号中提取时域特征参数;根据时域特征参数判断其前后连续周期之间的变化值;如果变化值小于设定阈值,则认为当前周期检测结果和前周期相同;如果变化值大于设定阈值,则通过训练好的故障电弧检测卷积神经网络对电流信号进行检测得到第一检测结果,通过离散小波变换对电流信号进行检测并将检测结果与自适应阈值进行比较得到第二检测结果;对第一检测结果进行计算得到第一权重,通过自适应阈值对第二检测结果进行计算得到第二权重,再通过权重仲裁、统计和比较,判断是否发生故障电弧。具有故障电弧检测准确率高,计算过程简单的特点。
-
公开(公告)号:CN113220225B
公开(公告)日:2022-04-12
申请号:CN202110367521.0
申请日:2021-04-06
Applicant: 浙江大学
IPC: G06F3/06
Abstract: 本申请公开了一种RISC‑V处理器的内存数据读写方法及装置、处理器、存储介质。所述RISC‑V处理器的内核状态分为安全世界和普通世界,所述RISC‑V处理器的内存资源分为安全区域和非安全区域,该方法包括:根据secstatus控制寄存器中的安全状态,通过流水线结构读取下一条指令并对其进行译码,获得操作类型和虚拟地址;当所述操作类型为读或写内存时,将所述虚拟地址与所述安全状态一起依次与内存管理单元中的一级转译后备缓冲器、二级转译后备缓冲器和页表遍历模块进行安全匹配;当所述安全匹配发生安全命中时得到物理地址,将所得物理地址传输至一级缓存中进行内存数据读或写操作。本发明的方法,对RISC‑V处理器进行硬件隔离,保证了RISC‑V处理器对内存数据进行读写时的安全性。
-
公开(公告)号:CN110647309B
公开(公告)日:2020-10-13
申请号:CN201910934899.7
申请日:2019-09-29
Applicant: 浙江大学
IPC: G06F7/523
Abstract: 本发明提供一种高速大位宽乘法器。该乘法器包括两个互补时钟、CLA加法器、溢出处理模块、译码器、K位乘单元和数据运算模块;该乘法器的运算方法为:将部分积分成两组,由不同的时钟对各组部分积进行控制,进行并行运算;在两个互补时钟的上升沿分别进行乘法运算和移位相加操作,即可得到最终的乘法结果。本发明的高速大位宽乘法器使得时钟周期消耗减少一半,提高了乘法器的运算速度。本发明的乘法器可以在集成电路、可编程逻辑器件、数字信号处理和通信等领域中使用,其特点是电路结构简单、占用资源少、速度快,同时能够实现大位宽操作数乘法运算。
-
公开(公告)号:CN107294539B
公开(公告)日:2020-04-28
申请号:CN201710367404.8
申请日:2017-05-23
Applicant: 浙江大学
Abstract: 本发明公开了一种准动态霍夫曼硬件编码器及编码方法,编码器每次接收2n个BCD码数据进行编码,其中n为正整数;该编码器包括排序网络模块、树构建模块、树解析模块、级联FIFO、输出模块,排序网络模块和级联FIFO上均连接有一个4位的数据输入端口、一个开始信号端口、一个时钟端口以及一个低电平复位端口;排序网络模块、树构建模块、树解析模块以及输出模块依次相连,级联FIFO和输出模块相连;输出模块上具有一个n+1位的数据输出端口、一个n+1位的数据有效端口、一个数据输出起始信号端口和一个数据输出结束信号端口。设计结果表明,当使用Nexys4 DDR平台时,该编码器可以工作在100MHz以上的频率,同时具有高吞吐、低延迟、编码效率高和译码器简单的特性。
-
-
-
-
-
-
-
-
-