-
公开(公告)号:CN110875742B
公开(公告)日:2020-06-19
申请号:CN202010058540.0
申请日:2020-01-19
Applicant: 浙江大学
IPC: H03M3/00
Abstract: 本发明公开了一种用于delta‑sigma调制器的离散型低功耗积分器,包括时钟产生子模块、第一反馈积分子模块、第二反馈积分子模块以及积分放大器,所述的时钟产生子模块包括第一输出端、第二输出端、第三输出端和第四输出端,所述时钟产生子模块电路通过其输出端与第一反馈积分子模块、第二反馈积分子模块以及积分放大器相连,并产生不同相位频率的时钟脉冲对所述的第一反馈积分子模块、第二反馈积分子模块以及积分放大器进行控制。本发明还提供了一种用时钟控制积分放大器使能端的方法,用于减小积分器的功耗。本发明的积分器可有效减少非线性失真,还能大大降低开关引起的电压过冲问题,利用本发明的积分器可使整个调制器的功耗极大降低。
-
公开(公告)号:CN110647309A
公开(公告)日:2020-01-03
申请号:CN201910934899.7
申请日:2019-09-29
Applicant: 浙江大学
IPC: G06F7/523
Abstract: 本发明提供一种高速大位宽乘法器。该乘法器包括两个互补时钟、CLA加法器、溢出处理模块、译码器、K位乘单元和数据运算模块;该乘法器的运算方法为:将部分积分成两组,由不同的时钟对各组部分积进行控制,进行并行运算;在两个互补时钟的上升沿分别进行乘法运算和移位相加操作,即可得到最终的乘法结果。本发明的高速大位宽乘法器使得时钟周期消耗减少一半,提高了乘法器的运算速度。本发明的乘法器可以在集成电路、可编程逻辑器件、数字信号处理和通信等领域中使用,其特点是电路结构简单、占用资源少、速度快,同时能够实现大位宽操作数乘法运算。
-
公开(公告)号:CN110647309B
公开(公告)日:2020-10-13
申请号:CN201910934899.7
申请日:2019-09-29
Applicant: 浙江大学
IPC: G06F7/523
Abstract: 本发明提供一种高速大位宽乘法器。该乘法器包括两个互补时钟、CLA加法器、溢出处理模块、译码器、K位乘单元和数据运算模块;该乘法器的运算方法为:将部分积分成两组,由不同的时钟对各组部分积进行控制,进行并行运算;在两个互补时钟的上升沿分别进行乘法运算和移位相加操作,即可得到最终的乘法结果。本发明的高速大位宽乘法器使得时钟周期消耗减少一半,提高了乘法器的运算速度。本发明的乘法器可以在集成电路、可编程逻辑器件、数字信号处理和通信等领域中使用,其特点是电路结构简单、占用资源少、速度快,同时能够实现大位宽操作数乘法运算。
-
公开(公告)号:CN110875742A
公开(公告)日:2020-03-10
申请号:CN202010058540.0
申请日:2020-01-19
Applicant: 浙江大学
IPC: H03M3/00
Abstract: 本发明公开了一种用于delta-sigma调制器的离散型低功耗积分器,包括时钟产生子模块、第一反馈积分子模块、第二反馈积分子模块以及积分放大器,所述的时钟产生子模块包括第一输出端、第二输出端、第三输出端和第四输出端,所述时钟产生子模块电路通过其输出端与第一反馈积分子模块、第二反馈积分子模块以及积分放大器相连,并产生不同相位频率的时钟脉冲对所述的第一反馈积分子模块、第二反馈积分子模块以及积分放大器进行控制。本发明还提供了一种用时钟控制积分放大器使能端的方法,用于减小积分器的功耗。本发明的积分器可有效减少非线性失真,还能大大降低开关引起的电压过冲问题,利用本发明的积分器可使整个调制器的功耗极大降低。
-
-
-