-
公开(公告)号:CN101783706A
公开(公告)日:2010-07-21
申请号:CN201010003182.X
申请日:2010-01-14
Applicant: 株式会社日立制作所
CPC classification number: H04L7/0083
Abstract: 本发明提供一种突发接收电路,其包含即使输入包含失真的突发信号波形,也不会在错误的位置进行比特同步判定的CDR电路。在突发接收电路中,具有:CDR电路(720),其根据接收到的信号再生时钟和数据;比特同步判定电路(730),其判定CDR电路720是否处于最佳的相位;波形失真判定电路(740),其根据接收到的信号判定是否存在波形失真;以及CDR输出有效判定电路(750),其判定CDR电路(720)的输出有效还是无效,CDR输出有效判定电路(750),根据比特同步判定结果以及波形失真判定结果,进行CDR输出有效判定。
-
公开(公告)号:CN101009972A
公开(公告)日:2007-08-01
申请号:CN200710008157.9
申请日:2007-01-26
Applicant: 株式会社日立制作所
CPC classification number: H05K1/0268 , H05K1/0237 , H05K3/0047 , H05K3/429 , H05K2203/0207 , H05K2203/0242 , H05K2203/163 , H05K2203/175
Abstract: 依据本发明,把由上述多个导体层中的上述一个导体层配置在上述电路基板主面一侧的一组中的一个用作为检测上述通孔的挖掘深度的端子,根据该检测端子与上述通孔(或者与其电连接的该一个导体层)的导通状态的变化,停止该通孔的挖掘,本发明的电路基板分别成形成例如上述多个导体层的一组(102、105b~105f)中的上述检查端子(102)接近挖掘上述通孔(103)的钻孔机,除去该检测端子的该导体层的一组(105b~105f)不接近该钻孔机。
-