信号处理装置
    3.
    发明公开

    公开(公告)号:CN1453782A

    公开(公告)日:2003-11-05

    申请号:CN02157824.9

    申请日:2002-12-18

    CPC classification number: G11B20/10046 G11B20/10009 G11B20/10296

    Abstract: 平均绝对误差电路9,输出做为这个再现装置品质值平均绝对误差的由虚拟电路8提供的均衡误差(横向滤波器5的输出值和目标值的差)的绝对值的平均值。控制电路10,比较来自平均绝对误差电路9的品质值和所定的标准制d,回应比较结果输出控制信号CT1~CT5。回应于控制信号CT1模拟滤波器3改变滤波特性。回应于控制信号CT2,虚拟电路8改变虚拟计算的步骤大小。回应于控制信号CT3横向滤波器5改变抽头系数及抽头系数的设定值。

    数字PLL电路、半导体集成电路、显示装置

    公开(公告)号:CN102460973A

    公开(公告)日:2012-05-16

    申请号:CN200980159761.9

    申请日:2009-11-02

    CPC classification number: H03D13/003 H03L7/087 H03L2207/50

    Abstract: 本发明提供一种数字PLL电路、半导体集成电路、显示装置。相位比较电路(111)对基准时钟(CKR1)和振荡时钟(CKV1)各自的过渡次数进行计数,并将基准时钟的过渡次数达到基准计数值(RR1)为止的期间设定为相位比较期间,并且将目标计数值(C103)与相位比较期间内的振荡时钟的过渡次数(振荡计数值(C102))之差作为相位误差值(PP1)来检测,其中,目标计数值(C103)是根据期望的振荡频率相对基准时钟(CKR1)的频率的倍率值(DD1)、和基准计数值(RR1)而得到的值。平滑化电路(12)对相位误差值(PP1)进行平滑化。数字控制振荡电路(13)根据由平滑化电路进行平滑化之后的相位误差值,控制振荡时钟(CKV1)的频率。

    信号处理装置以及信号处理方法

    公开(公告)号:CN1910690A

    公开(公告)日:2007-02-07

    申请号:CN200580002879.2

    申请日:2005-01-06

    Abstract: 提供了一种能够同时执行抖动成分的降低、以及错误率的降低的信号处理装置以及信号处理方法。在使用PRML来处理信号的信号处理装置中,具有:用于将模拟信号转换为数字信号的A/D转换器(4);连接至A/D转换器(4),对信号的特定频带进行放大,并执行时钟提取系统的数据最优化的第1波形均衡器(14);连接至所述A/D转换器(4),对信号的特定频带进行放大,并且执行波形均衡,并对数据处理系统的数据执行最优化的第2波形均衡器(15);连接至第1波形均衡器(14)的、用于提取再现时钟的定时恢复逻辑电路(11);以及,连接至所述第2波形均衡器(15),用于对数据进行译码的译码器(16)。

    信息再现装置和图像显示装置

    公开(公告)号:CN101657855B

    公开(公告)日:2011-06-22

    申请号:CN200780052794.4

    申请日:2007-11-13

    Inventor: 毛利浩喜

    Abstract: 本发明提供一种信息再现装置和图像显示装置,在异步型读取通道系统中,参照值插补型最大似然解码器(ASML)采用例如7抽头的电路规模小的解码器。在上述最大似然解码器(ASML)的前级配置有非线性波形均衡器(SEQ)。上述非线性波形均衡器(SEQ)例如由4抽头的FIR滤波器构成,对输入数字信号进行非线性波形均衡,使得仅对小振幅且高频的信号成分进行大幅度放大。该非线性波形均衡后的信号被输入上述参照值插补型最大似然解码器(ASML)中,进行最大似然解码。因此,即使在以较少抽头数且小电路规模构成上述参照值插补型最大似然解码器的情况下,也能进行纠错能力高的最大似然解码。

    光盘装置
    8.
    发明授权

    公开(公告)号:CN100524482C

    公开(公告)日:2009-08-05

    申请号:CN200580045287.9

    申请日:2005-10-20

    Abstract: 在高倍速化逐年得到进展的多脉冲生成过程中,存在进行边缘的定时控制的半导体电路的工作赶不上上述多脉冲生成过程这样的课题。本发明的光盘装置将写策略装置作成了具备存储用于生成记录波形信号的边缘的上述定时边缘信息的控制寄存器(22)、生成用于生成上述记录波形信号的边缘的时钟的PLL(23)和从上述控制寄存器(22)输入与上述记录波形信号对应的定时边缘信息、并行地输出具有既定延迟量的定时边缘信息并根据该并行地输出了的定时边缘信息进行边缘的合成的定时控制电路(24)的结构。由此,即使在高速工作时,也能高精度地控制定时边缘,可生成精度高的多脉冲。

    光盘装置
    9.
    发明公开

    公开(公告)号:CN101095190A

    公开(公告)日:2007-12-26

    申请号:CN200580045287.9

    申请日:2005-10-20

    Abstract: 在高倍速化逐年得到进展的多脉冲生成过程中,存在进行边缘的定时控制的半导体电路的工作赶不上上述多脉冲生成过程这样的课题。本发明的光盘装置将写策略装置作成了具备存储用于生成记录波形信号的边缘的上述定时边缘信息的控制寄存器(22)、生成用于生成上述记录波形信号的边缘的时钟的PLL(23)和从上述控制寄存器(22)输入与上述记录波形信号对应的定时边缘信息、并行地输出具有既定延迟量的定时边缘信息并根据该并行地输出了的定时边缘信息进行边缘的合成的定时控制电路(24)的结构。由此,即使在高速工作时,也能高精度地控制定时边缘,可生成精度高的多脉冲。

Patent Agency Ranking