信号处理装置
    1.
    发明公开

    公开(公告)号:CN1453782A

    公开(公告)日:2003-11-05

    申请号:CN02157824.9

    申请日:2002-12-18

    CPC classification number: G11B20/10046 G11B20/10009 G11B20/10296

    Abstract: 平均绝对误差电路9,输出做为这个再现装置品质值平均绝对误差的由虚拟电路8提供的均衡误差(横向滤波器5的输出值和目标值的差)的绝对值的平均值。控制电路10,比较来自平均绝对误差电路9的品质值和所定的标准制d,回应比较结果输出控制信号CT1~CT5。回应于控制信号CT1模拟滤波器3改变滤波特性。回应于控制信号CT2,虚拟电路8改变虚拟计算的步骤大小。回应于控制信号CT3横向滤波器5改变抽头系数及抽头系数的设定值。

    再生信号处理装置
    4.
    发明授权

    公开(公告)号:CN100365726C

    公开(公告)日:2008-01-30

    申请号:CN200410006829.9

    申请日:2004-02-24

    CPC classification number: G11B20/10009 G11B20/10046 G11B2020/10981

    Abstract: 一种再生处理装置,分别在模数转换器(ADC)(102)的前级配置模拟滤波器(101),在该ADC(102)的后级配置波形均衡器(103),根据输入再生信号(IN)的位速率与模拟滤波器(101)特性的关系,由时钟生成部(104)决定ADC(102)的取样频率,而且根据输入再生信号(IN)的位速率与模拟滤波器(101)特性的关系,更改波形均衡器(103)的抽头数。此外,根据输入再生信号(IN)的频域的高低更改波形均衡器(103)的抽头系数。再在波形评价部(106)生成评价由波形均衡器(103)供给维托毕译码器(105)的波形均衡信号(Y)的信号(E),从而可实现最佳的波形均衡特性。

    写入补正电路、写入补正信号生成方法

    公开(公告)号:CN101057278A

    公开(公告)日:2007-10-17

    申请号:CN200580038620.3

    申请日:2005-09-27

    CPC classification number: G11B7/00456 G11B7/126

    Abstract: 在现有的写入补正电路中,存在在选择n相时钟时,在想要选择最后相的时钟时,有可能有在高速动作中波形失真的问题。本发明具有如下结构:两个延迟选择电路(16a)、(16b)分别利用两个使能信号选择用于写入补正的多脉冲信号的第奇数个边缘和第偶数个边缘,并且取得这两个延迟选择电路(16a)、(16b)的输出的“异”,由此生成多脉冲信号的定时。

    滤波器系数调整电路
    6.
    发明公开

    公开(公告)号:CN1875419A

    公开(公告)日:2006-12-06

    申请号:CN200480031627.8

    申请日:2004-11-09

    CPC classification number: H04L25/03038 H03H17/0227 H03H17/0294 H03H21/0012

    Abstract: 本发明的滤波器系数调整电路包括这样的系数调整电路(2),它通过对进行再生信号均衡的FIR滤波器(1)的中心抽头左侧的均衡系数的初始值进行n倍加权,对其右侧的均衡系数的初始值进行(2-n)倍加权来调整均衡系数,是进行再生信号均衡性能检测的均衡性能检测单元,例如确定令用于检测再生信号与时钟之间的抖动的抖动检测器(5)的输出为最优的权重n的值。通过本发明的滤波器系数调整电路与以往的群延迟校正电路比较,可简化控制方法,且不需增设电路,即可根据再生信号的特性来谋求再生信号的群延迟的最优化,还可谋求再生性能的提高。

    信号处理装置
    7.
    发明授权

    公开(公告)号:CN1287380C

    公开(公告)日:2006-11-29

    申请号:CN02157824.9

    申请日:2002-12-18

    CPC classification number: G11B20/10046 G11B20/10009 G11B20/10296

    Abstract: 一种信号处理装置,包括:模拟滤波器(3),模拟/数码变换器,适应型均衡滤波器,平均绝对误差电路(9)和控制电路(10),平均绝对误差电路,作为再现装置品质值平均绝对误差输出虚拟电路(8)提供的均衡误差,即横向滤波器(5)的输出值和目标值之差的绝对值平均值。控制电路,比较来自平均绝对误差电路的品质值平均绝对误差和所定的标准值(d),回应比较结果输出控制信号(CT1~CT5)。回应控制信号(CT1)模拟滤波器改变滤波特性。回应控制信号(CT2)虚拟电路改变虚拟计算的步骤大小。回应控制信号(CT3)横向滤波器改变抽头系数及抽头系数的设定值。这样,不仅能提高信号处理的性能,也可能进行品质补偿。

    再生信号处理装置以及再生信号处理方法

    公开(公告)号:CN1653539A

    公开(公告)日:2005-08-10

    申请号:CN03810665.5

    申请日:2003-09-02

    Inventor: 中平博幸

    CPC classification number: G11B20/10009 G11B20/10046 G11B20/10481 H03H17/06

    Abstract: 如图1所示,本发明的再生信号处理装置(100)在模式预测器(103)中,预测作为再生信号X的数据序列的预测值,并且判别该预测值和预先设定的特定模式是否一致;在适应均衡器(110)中,根据来自上述模式预测器(103)的判别结果,一边适时更新数字滤波器的系数W一边对再生信号X进行适应均衡;在选择电路(104)中,根据上述判别结果,作为波形均衡输出Y,输出来自上述适应均衡器(110)的输出或者上述预测值之一。这样构成的再生信号处理装置(100)可以实现与包含在再生信号中的非线性失真对应的最佳的波形均衡。

    再生信号处理装置
    9.
    发明公开

    公开(公告)号:CN1551188A

    公开(公告)日:2004-12-01

    申请号:CN200410006829.9

    申请日:2004-02-24

    CPC classification number: G11B20/10009 G11B20/10046 G11B2020/10981

    Abstract: 一种再生处理装置,分别在模数转换器(ADC)(102)的前级配置模拟滤波器(101),在该ADC(102)的后级配置波形均衡器(103),根据输入再生信号(IN)的位速率与模拟滤波器(101)特性的关系,由时钟生成部(104)决定ADC(102)的取样频率,而且根据输入再生信号(IN)的位速率与模拟滤波器(101)特性的关系,更改波形均衡器(103)的抽头数。此外,根据输入再生信号(IN)的频域的高低更改波形均衡器(103)的抽头系数。再在波形评价部(106)生成评价由波形均衡器(103)供给维托毕译码器(105)的波形均衡信号(Y)的信号(E),从而可实现最佳的波形均衡特性。

    多输入编码加法器、数字滤波器、信号处理装置、合成装置、合成程序及合成程序记录介质

    公开(公告)号:CN101305344B

    公开(公告)日:2010-06-23

    申请号:CN200680041598.2

    申请日:2006-10-24

    CPC classification number: G06F7/533

    Abstract: 本发明提供一种多输入编码加法器、数字滤波器、信号处理装置、合成装置、合成程序、以及合成程序记录介质。以往的乘数固定的多输入乘法加法器具有当输入数变多时部分积生成电路增加且加法块的级数也增加的课题。为了解决以往技术中的课题,构成为具备:多输入编码器(11),由各自达成与乘法中的部分积生成相当的功能的多个编码器部(11a)构成,具有作为各编码器部的多位输出的多个输出;以及多输入加法器(12),对上述多输入编码器(11)的多个输出进行相加。

Patent Agency Ranking