加法器及其合成方法
    1.
    发明授权

    公开(公告)号:CN101120309B

    公开(公告)日:2010-06-09

    申请号:CN200680005225.X

    申请日:2006-02-16

    Inventor: 永野孝一

    CPC classification number: G06F7/509 G06F7/5318

    Abstract: 现有的多输入加法器存在只能减少运算块的级数和半加法器及全加法器的个数中的某一方的问题。为了解决现有技术中的问题,形成仅在运算块(2a)的低位的2个输入的数位的位置、在运算块最终级(2d)的前面第3级的有5个输入且从低位有2个进位的位置、在运算块最终级(2d)的前面第1级的位置使用半加法器(HA201、HA203、HA204、HA202、HA205)的结构。

    搭载△∑型调制器的半导体装置以及半导体系统

    公开(公告)号:CN101523731B

    公开(公告)日:2011-09-07

    申请号:CN200780038155.2

    申请日:2007-10-11

    CPC classification number: H03M3/364 H03M3/424 H03M3/454

    Abstract: 本发明具备:溢出检测电路(5),比较Δ∑型调制器(13)的至少一处的积分器的输出与规定值,输出溢出检测信号;溢出频率算出电路(6),根据上述溢出检测信号算出上述积分器的输出为正常范围外的频率即溢出频率值,并输出该溢出频率值;振荡判定电路(7),根据上述溢出频率值判定上述Δ∑型调制器(13)是否处于振荡状态;和振荡停止电路(8),在由上述振荡判定电路(7)判定上述Δ∑型调制器处于振荡状态的情况下,使上述Δ∑型调制器(13)的振荡收敛,其中,通过求出积分器的输出为正常范围外的频率,确定积分器的输出是否因噪声等而临时为正常范围外、或者因振荡而在正常范围外,只在振荡的情况下使上述Δ∑型调制器(13)的振荡收敛。

    写入补正电路、写入补正信号生成方法

    公开(公告)号:CN101057278A

    公开(公告)日:2007-10-17

    申请号:CN200580038620.3

    申请日:2005-09-27

    CPC classification number: G11B7/00456 G11B7/126

    Abstract: 在现有的写入补正电路中,存在在选择n相时钟时,在想要选择最后相的时钟时,有可能有在高速动作中波形失真的问题。本发明具有如下结构:两个延迟选择电路(16a)、(16b)分别利用两个使能信号选择用于写入补正的多脉冲信号的第奇数个边缘和第偶数个边缘,并且取得这两个延迟选择电路(16a)、(16b)的输出的“异”,由此生成多脉冲信号的定时。

    维托毕译码电路
    4.
    发明公开

    公开(公告)号:CN1444340A

    公开(公告)日:2003-09-24

    申请号:CN03120110.5

    申请日:2003-03-07

    Inventor: 永野孝一

    CPC classification number: H03M13/6331 H03M13/41 H03M13/43 H03M13/6502

    Abstract: 本发明提供一种维托毕译码电路,其中,通道记忆电路(20)具有保持残存通道的、且各段分别与时刻相对应的多个段的通道保持部(31、32、……3n)。多数通过判断电路(5)把在最终段的通道保持部(3n)所具有的6个延迟器中的包括将选择电路(4)的选择输出作为输入的最上位及最下位延迟器的3个延迟器的输出值作为输入,进行多数通过的判断。从而能够抑制电路规模的扩大,并且能够提高其性能。

    数字AGC电路
    7.
    发明授权

    公开(公告)号:CN100508377C

    公开(公告)日:2009-07-01

    申请号:CN200310113167.0

    申请日:2003-12-25

    Inventor: 永野孝一

    Abstract: 一种数字AGC电路,用峰值检测电路(10)检测数字化的输入摆动信号的二分之一周期以上的期间内的峰值,根据该峰值,用增益计算电路(20)计算增益调整系数,用限幅器(30)将其限制在一定的范围内并供给乘法器(50)。另一方面,为了调整计算增益调整系数而产生的数字性的延迟,用延迟器(40)使输入摆动信号延迟后供给乘法器(50)。乘法器(50)将增益调整系数乘以延迟器(40)供给的摆动信号,将其结果,作为数字AGC电路(4)的输出。该电路能对DVD盘被2相相位调制的摆动信号的振幅进行增益调整,从而进行高精度的地址信息的解调。

    异常波形检测电路及信息再生装置

    公开(公告)号:CN1220207C

    公开(公告)日:2005-09-21

    申请号:CN03103583.3

    申请日:2003-01-29

    CPC classification number: G11B20/18

    Abstract: 本发明提供一种异常波形检测电路及信息再生装置。异常波形检测电路由数字方式异常波形检测电路构成,可以任意地设置判定异常波形的阈值,与该阈值比较,产生异常波形判定信号。在该异常波形判定信号的生成中,包括将整个采样点的电压值与基准值电压进行比较的结构;以及计算出信号波形峰值连续变化的斜率值,与基准值斜率进行比较结构中选择某一个,能容易并且准确地检测各种异常波形。

    相位调整电路以及解调电路

    公开(公告)号:CN1601644A

    公开(公告)日:2005-03-30

    申请号:CN200410078688.1

    申请日:2004-09-16

    Inventor: 永野孝一

    CPC classification number: H03C3/02 G11B7/0053

    Abstract: 提供一种相位调整电路,包含:载波延迟调整电路,依据相位信息,使输入的载波延迟后输出;相位差检测调整电路,求出输入信号和上述延迟的载波之间的相位差,并将与此相应的值作为上述相位信息输出,调整上述延迟的载波,使其相位与上述输入的信号的相位基本一致,并输出相位调整后的载波。上述相位差检测调整电路,在常规状态下,将表示具有相位差的值作为上述相位信息输出。这样,就能够稳定地调整输入信号和载波之间的相位差。

Patent Agency Ranking