-
公开(公告)号:CN103548262A
公开(公告)日:2014-01-29
申请号:CN201280023242.1
申请日:2012-02-29
Applicant: 松下电器产业株式会社
Abstract: 本发明提供一种参考电压稳定化电路及具备该电路的集成电路。针对干扰噪声、内部电路的自身噪声,稳定地保持参考电压。将通过第1以及第2信号线(L1、L2)的至少一方而提供的参考电压稳定化的参考电压稳定化电路(10)具备:前段电路(1),其具有被连接在第1信号线(L1)与第2信号线(L2)之间的电容性通路(11);和后段电路(2),其具有电阻性通路(21)和电阻电路(22H、22L)。该电阻性通路(21)被连接在第1信号线(L1)与第2信号线(L2)之间,该电阻电路(22H、22L)在电容性通路(11)与电阻性通路(21)之间、被插入到第1以及第2信号线(L1、L2)中提供参考电压的信号线中。
-
公开(公告)号:CN101663746A
公开(公告)日:2010-03-03
申请号:CN200880012105.1
申请日:2008-05-16
Applicant: 松下电器产业株式会社
IPC: H01L21/822 , H01L27/04 , H03H11/04 , H03L7/093
CPC classification number: H01L27/0805 , H01L23/5223 , H01L2224/05553 , H01L2224/06 , H01L2924/0002 , H03H11/04 , H03H2001/0014 , H03L7/0891 , H03L7/093 , H01L2924/00
Abstract: 本发明的半导体集成电路上搭载多个具有梳状电容(10)的模拟宏,梳状电容(10)具有梳状电极(11)及电极(12),电极(11)的梳齿部(13)与电极(12)的梳齿部(14)相咬合而形成,结果使得电极(11)的梳齿部(13)与电极(12)的梳齿部(14)交替地平行排列,其梳齿部间隔S按照表示实际电容值与理想电容值之间的误差的绝对精度或它跟与之接近的梳状电容间的电容值之差的相对精度而不同。可提供具有确保高的电容精度的梳状电容的高精度模拟宏,及搭载有高集成模拟宏的半导体集成电路。
-
公开(公告)号:CN102263106A
公开(公告)日:2011-11-30
申请号:CN201110199616.2
申请日:2008-05-16
Applicant: 松下电器产业株式会社
IPC: H01L27/08 , H01L23/522 , H03L7/093
CPC classification number: H01L27/0805 , H01L23/5223 , H01L2224/05553 , H01L2224/06 , H01L2924/0002 , H03H11/04 , H03H2001/0014 , H03L7/0891 , H03L7/093 , H01L2924/00
Abstract: 本发明的半导体集成电路上搭载多个具有梳状电容(10)的模拟宏,梳状电容(10)具有梳状电极(11)及电极(12),电极(11)的梳齿部(13)与电极(12)的梳齿部(14)相咬合而形成,结果使得电极(11)的梳齿部(13)与电极(12)的梳齿部(14)交替地平行排列,其梳齿部间隔S按照表示实际电容值与理想电容值之间的误差的绝对精度或它跟与之接近的梳状电容间的电容值之差的相对精度而不同。可提供具有确保高的电容精度的梳状电容的高精度模拟宏,及搭载有高集成模拟宏的半导体集成电路。
-
公开(公告)号:CN101040442B
公开(公告)日:2012-04-25
申请号:CN200680001007.9
申请日:2006-03-24
Applicant: 松下电器产业株式会社
IPC: H03M1/14
CPC classification number: H03M1/168
Abstract: 本发明涉及一种高速、低能耗的模/数转换器及模/数转换方法。在包括对输入信号进行运算放大并输出的运算放大器(101)的模/数转换器中,上述运算放大器里除反相放大器(1a)、辅助模/数转换器(2a)、辅助数/模转换器(3a)、电容器(C11、C12)以外,还设置有初期值设定电路(4a)。该初期值设定电路在反相放大器的运算放大动作开始时,为了使上述反相放大器输出电压的初期值成为与其运算放大目标值接近的规定电压值,将与接近于该目标值的规定电压值相等的规定偏电压施加在和上述反相放大器的输出侧连接的下一级电容器(C13)上。这种向运算放大目标值高速收敛的运算放大器被用于流水线型模/数转换器的各级电路中。
-
公开(公告)号:CN101632229A
公开(公告)日:2010-01-20
申请号:CN200880005454.0
申请日:2008-02-28
Applicant: 松下电器产业株式会社
IPC: H03M1/14
CPC classification number: H03M1/1215 , H03M1/168
Abstract: 一种A/D转换器,通过第一、第二流水线型的单位A/D转换器(121、122),时分地对模拟输入信号进行并行处理,而转换成数字输出信号,其中,具有根据系统要求来设定进行并行处理的多个单位A/D转换器的功能,在以比最大转换频率低的转换频率动作的情况下,通过控制信号(15)使单位A/D转换器(122)停止,从而削减单位A/D转换器间的通道间误差,改善A/D转换器的精度。
-
公开(公告)号:CN101212213A
公开(公告)日:2008-07-02
申请号:CN200710199354.3
申请日:2007-12-17
Applicant: 松下电器产业株式会社
CPC classification number: H03M1/0624 , G06F1/06 , H03K5/151 , H03M1/1215
Abstract: 本发明提供一种时钟信号生成装置,具备第一、第二及第三D触发器。第一D触发器的第一输出端子基于时钟信号,输出给其第一D输入端子的输入信号,其第一反相输出端子基于时钟信号,对第一D输入端子的输入信号进行反相并输出,并且将输出输入到第一D输入端子。第二D触发器的第二D输入端子,输入来自第一D触发器的第一输出端子的输出,其第二输出端子基于时钟信号,将给其第二D输入端子的输入信号作为第1输出输出,第三D触发器的第三D输入端子,输入来自第一D触发器的第一反相输出端子的输出,其第三输出端子基于时钟信号,将给其第三D输入端子的输入信号作为第二输出输出。第一输出和第二输出具有在彼此相同的定时反相的信号波形。
-
公开(公告)号:CN102334280A
公开(公告)日:2012-01-25
申请号:CN200980157593.X
申请日:2009-09-16
Applicant: 松下电器产业株式会社
CPC classification number: H03F3/45183 , H03F3/45475 , H03F2203/45134 , H03F2203/45551 , H03F2203/45616 , H03M1/0682 , H03M1/164
Abstract: 本发明提供一种差动放大器及使用了该差动放大器的流水线AD变换器。在差动放大器(100)中,被赋予差动输入的输入端子(Vinp、Vinn)分别与输入晶体管(2、3)的栅极连接。输入晶体管(2、3)的源极分别连接电容器件(101、102)的一端。开关部(20)根据控制时钟,按相位切换电容器件(101、102)的另一端与输入端子(Vinp、Vinn)之间的连接。
-
公开(公告)号:CN101212213B
公开(公告)日:2011-11-23
申请号:CN200710199354.3
申请日:2007-12-17
Applicant: 松下电器产业株式会社
CPC classification number: H03M1/0624 , G06F1/06 , H03K5/151 , H03M1/1215
Abstract: 本发明提供一种时钟信号生成装置,具备第一、第二及第三D触发器。第一D触发器的第一输出端子基于时钟信号,输出给其第一D输入端子的输入信号,其第一反相输出端子基于时钟信号,对第一D输入端子的输入信号进行反相并输出,并且将输出输入到第一D输入端子。第二D触发器的第二D输入端子,输入来自第一D触发器的第一输出端子的输出,其第二输出端子基于时钟信号,将给其第二D输入端子的输入信号作为第1输出输出,第三D触发器的第三D输入端子,输入来自第一D触发器的第一反相输出端子的输出,其第三输出端子基于时钟信号,将给其第三D输入端子的输入信号作为第二输出输出。第一输出和第二输出具有在彼此相同的定时反相的信号波形。
-
公开(公告)号:CN101663746B
公开(公告)日:2011-09-14
申请号:CN200880012105.1
申请日:2008-05-16
Applicant: 松下电器产业株式会社
IPC: H01L21/822 , H01L27/04 , H03H11/04 , H03L7/093
CPC classification number: H01L27/0805 , H01L23/5223 , H01L2224/05553 , H01L2224/06 , H01L2924/0002 , H03H11/04 , H03H2001/0014 , H03L7/0891 , H03L7/093 , H01L2924/00
Abstract: 本发明的半导体集成电路上搭载多个具有梳状电容(10)的模拟宏,梳状电容(10)具有梳状电极(11)及电极(12),电极(11)的梳齿部(13)与电极(12)的梳齿部(14)相咬合而形成,结果使得电极(11)的梳齿部(13)与电极(12)的梳齿部(14)交替地平行排列,其梳齿部间隔S按照表示实际电容值与理想电容值之间的误差的绝对精度或它跟与之接近的梳状电容间的电容值之差的相对精度而不同。可提供具有确保高的电容精度的梳状电容的高精度模拟宏,及搭载有高集成模拟宏的半导体集成电路。
-
公开(公告)号:CN101040442A
公开(公告)日:2007-09-19
申请号:CN200680001007.9
申请日:2006-03-24
Applicant: 松下电器产业株式会社
IPC: H03M1/14
CPC classification number: H03M1/168
Abstract: 本发明涉及一种高速、低能耗的模/数转换器及模/数转换方法。在包括对输入信号进行运算放大并输出的运算放大器(101)的模/数转换器中,上述运算放大器里除反相放大器(1a)、辅助模/数转换器(2a)、辅助数/模转换器(3a)、电容器(C11、C12)以外,还设置有初期值设定电路(4a)。该初期值设定电路在反相放大器的运算放大动作开始时,为了使上述反相放大器输出电压的初期值成为与其运算放大目标值接近的规定电压值,将与接近于该目标值的规定电压值相等的规定偏电压施加在和上述反相放大器的输出侧连接的下一级电容器(C13)上。这种向运算放大目标值高速收敛的运算放大器被用于流水线型模/数转换器的各级电路中。
-
-
-
-
-
-
-
-
-