一种双输入运算放大器共享的余量增益放大电路

    公开(公告)号:CN101860335B

    公开(公告)日:2014-01-22

    申请号:CN201010191621.4

    申请日:2010-06-03

    Applicant: 复旦大学

    Inventor: 尹睿 唐长文

    Abstract: 本发明属于集成电路设计中的数据转换器技术领域,具体为一种双输入运算放大器共享的余量增益放大电路。该放大电路包含一个双输入运算放大器,时钟产生电路,子数模转换器,子模数转换器,电容,开关等。本发明采用两组输入差分对的运算放大器,以双向交叠时钟控制的嵌入在运算放大器内部的开关控制两组差分输入对管,在时钟两个相位交替使用,同时输入差分对交替复位至共模输入电压,完全消除了传统电路中存在的记忆效应和级间馈通的影响,在保持相同面积,功耗,电路复杂度的情况下,可以提高信号建立精度,从而提高模数转换的精度。

    一种8位的算法型模数转换器

    公开(公告)号:CN102710262A

    公开(公告)日:2012-10-03

    申请号:CN201210226682.9

    申请日:2012-07-03

    Applicant: 复旦大学

    Inventor: 唐长文 黄实

    Abstract: 本发明属于模数/数模转换器技术领域,具体公开了一种8位算法型模数转换器。该模数转换器能通过数字校正算法将0.4~1.4V范围内的电平信号转换为8位的数字信号。本发明采用全差分结构的采样保持电路和余量增益放大电路,可以减小噪声干扰和主体运放不匹配造成的误差;采样保持电路采用电容下极板采样技术,不仅可有效地避免电荷注入效应引起的采样信号失真,而且可消除时钟馈通效应的不良影响;本发明采用一个带增益提高技术的单级折叠式共源共栅全差分运放,能达到较大的带宽和直流增益,以保证信号建立的时间和精度;采用动态比较器来提高速度和降低功耗,该动态比较器直流功耗为0。

    一种采用数字开关控制的低噪声带隙基准电压电路

    公开(公告)号:CN101551690A

    公开(公告)日:2009-10-07

    申请号:CN200910050628.1

    申请日:2009-05-05

    Applicant: 复旦大学

    Inventor: 邹亮 唐长文

    Abstract: 本发明公开了一种采用数字开关控制的低噪声带隙基准电压电路。该电路设置一组数字开关控制PNP晶体管阵列,由数字信号控制PNP管选通,以改变输出参考电压值,PNP管阵列两端,分别连接至POLY电阻中的R1和地之间。所述开关控制PNP晶体管阵列,其选通个数,由一个译码器进行编码,译码器的输入端由数字信号控制。所述PNP晶体管阵列中的PNP管子数量大于100。本发明的优点在于,由于采用数字信号控制PNP晶体管的选通,从而得到精确的可控制的输出参考电压,而不需要Trimming。并实现低噪声。该电路结构同时适用于对输出电压要求精确,对噪声要求苛刻的射频及模拟系统中。

    一种双模4/4.5预分频器
    4.
    发明授权

    公开(公告)号:CN101478307B

    公开(公告)日:2012-05-23

    申请号:CN200910045489.3

    申请日:2009-01-16

    Applicant: 复旦大学

    Inventor: 卢磊 唐长文

    Abstract: 本发明属集成电路设计中的锁相频率合成技术领域,涉及一种双模4/4.5预分频器电路,包含四个两输入与门,两个上升沿D触发器,两个下降沿D触发器,两个锁存器,两个两输入信号选择器。其中,两个两输入与门、两个上升沿D触发器,两个下降沿D触发器和一个两输入信号选择器构成预分频器逻辑电路;两个两输入与门、两个锁存器和一个两输入信号选择器构成循环结束逻辑电路;预分频器逻辑电路和循环结束逻辑电路在外部控制信号的作用下实现4分频或4.5分频功能。本发明将分频比的步长和Δ∑调制器的量化阶梯均降为0.5,提高了系统分辨率,降低了Δ∑调制器贡献的相位噪声,在保持相同相位噪声的情况下,可以增大环路带宽,加快系统的建立时间。

    一种小面积高性能叠层结构差分电感

    公开(公告)号:CN100395882C

    公开(公告)日:2008-06-18

    申请号:CN200510023534.7

    申请日:2005-01-24

    Applicant: 复旦大学

    Abstract: 本发明属微电子技术领域,具体涉及一种用标准集成电路工艺片设计的高性能叠层结构差分驱动的对称电感。本发明通过通孔实现单圈的不同金属互连线线圈之间的串连连接,而保持电感两个信号端口的对称性,实现高性能而面积小的差分电感。本发明的电感,其叠层串连线圈之间的耦合系数大于平面螺旋电感之间的耦合系数,使小的面积就可以实现大的电感。叠层结构线圈之间的寄生电容是串连关系,以及最底层的线圈的交流电压最低,与衬底之间的电压差最小,意味着进一步降低了电感的寄生电容。

    采用阶跃电容的压控振荡器调谐曲线的确定方法

    公开(公告)号:CN1645740A

    公开(公告)日:2005-07-27

    申请号:CN200510023303.6

    申请日:2005-01-13

    Applicant: 复旦大学

    Abstract: 本发明属于射频集成电路技术领域,具体为一种电感电容压控振荡器的调谐曲线的确定方法。该方法涉及的电路是采用阶跃电容实现近似线性调谐的压控振荡器。根据有效控制电压的大小可以将压控过程划分为四种不同情况,在每种情况下压控振荡器的谐振电压波形是由两个大小不同的椭圆轨迹相拼接构成,对片上电感的电流-电压轨迹建立椭圆轨迹方程。通过求解在每种情况下的两个相交椭圆轨迹方程,可以计算出谐振电路的谐振周期,从而得到振荡器频率-电压调谐曲线。在谐振幅值范围之内,该方法计算的调谐曲线的谐振频率与有效控制电压近似成线性关系。

    一种能降低环路非线性的鉴频鉴相器

    公开(公告)号:CN102710256B

    公开(公告)日:2015-04-22

    申请号:CN201210227228.5

    申请日:2012-07-03

    Applicant: 复旦大学

    Inventor: 唐长文 万熊熊

    Abstract: 本发明属于锁相频率合成技术领域,具体涉及一种能降低环路非线性的鉴频鉴相器。该鉴频鉴相器电路包含:由两个上升沿D触发器、两个二选一选择器和两个延时逻辑单元构成的降低非线性模式的电路;由一个与门、一个延时单元和一个二选一选择器构成的导通时间可选择的模式电路;由一个二选一选择器实现模式间的切换,并且同上述两种模式电路一起构成的重置回路;由两个上升沿D触发器和重置回路构成的鉴频鉴相器的核心电路;由反相器构成的两个单端转双端电路;由两个上升沿触发的D触发器、两个延时单元和一个与门构的成锁定检测电路。本发明可以有效降低电荷泵中上下电流不匹配的非线性,用于降低鉴频鉴相器和电荷泵对整个频率综合器在带内的噪声贡献。

    一种能降低环路非线性的鉴频鉴相器

    公开(公告)号:CN102710256A

    公开(公告)日:2012-10-03

    申请号:CN201210227228.5

    申请日:2012-07-03

    Applicant: 复旦大学

    Inventor: 唐长文 万熊熊

    Abstract: 本发明属于锁相频率合成技术领域,具体涉及一种能降低环路非线性的鉴频鉴相器。该鉴频鉴相器电路包含:由两个上升沿D触发器、两个二选一选择器和两个延时逻辑单元构成的降低非线性模式的电路;由一个与门、一个延时单元和一个二选一选择器构成的导通时间可选择的模式电路;由一个二选一选择器实现模式间的切换,并且同上述两种模式电路一起构成的重置回路;由两个上升沿D触发器和重置回路构成的鉴频鉴相器的核心电路;由反相器构成的两个单端转双端电路;由两个上升沿触发的D触发器、两个延时单元和一个与门构的成锁定检测电路。本发明可以有效降低电荷泵中上下电流不匹配的非线性,用于降低鉴频鉴相器和电荷泵对整个频率综合器在带内的噪声贡献。

    一种射频功率检测电路
    9.
    发明公开

    公开(公告)号:CN102707137A

    公开(公告)日:2012-10-03

    申请号:CN201210226665.5

    申请日:2012-07-03

    Applicant: 复旦大学

    Inventor: 唐长文 唐聪

    Abstract: 本发明属于射频接收机中自动增益控制技术领域,具体为一种射频功率检测电路。该射频功率检测电路包含可编程增益放大器、半波整流器、仪表放大器和6位数模转换器。可编程增益放大器有2位数字逻辑控制,增益步长为3dB,共有9dB增益范围;可编程增益放大器后接半波整流器,半波整流器完成对固定范围内输入功率检测,这一功率范围为整流器工作范围;放大器的可选增益可以将不同功率大小的信号放大到整流器的工作范围;最后的仪表放大器用于放大半波整流器直流输出。由于器件失配,整流器和仪表放大器均会产生输出失调电压,失调直流电压会导致功率检测电路输出电压超出模数转换器的量程;6位电流型全二进制数模转换器用于对电路做失调预矫正。

    一种双模4/4.5预分频器
    10.
    发明公开

    公开(公告)号:CN101478307A

    公开(公告)日:2009-07-08

    申请号:CN200910045489.3

    申请日:2009-01-16

    Applicant: 复旦大学

    Inventor: 卢磊 唐长文

    Abstract: 本发明属集成电路设计中的锁相频率合成技术领域,涉及一种双模4/4.5预分频器电路,包含四个两输入与门,两个上升沿D触发器,两个下降沿D触发器,两个锁存器,两个两输入信号选择器。其中,两个两输入与门、两个上升沿D触发器,两个下降沿D触发器和一个两输入信号选择器构成预分频器逻辑电路;两个两输入与门、两个锁存器和一个两输入信号选择器构成循环结束逻辑电路;预分频器逻辑电路和循环结束逻辑电路在外部控制信号的作用下实现4分频或4.5分频功能。本发明将分频比的步长和Δ∑调制器的量化阶梯均降为0.5,提高了系统分辨率,降低了Δ∑调制器贡献的相位噪声,在保持相同相位噪声的情况下,可以增大环路带宽,加快系统的建立时间。

Patent Agency Ranking