一种低失调的预放大锁存比较器

    公开(公告)号:CN103762962B

    公开(公告)日:2016-01-20

    申请号:CN201410001389.1

    申请日:2014-01-03

    Applicant: 东南大学

    Abstract: 本发明公开了一种低失调的预放大锁存比较器,包括基础预放大锁存比较器、失调补偿对管、失调校准开关和失调校准控制电路,所述基础预放大锁存比较器包括第一级的预放大器、第二级的锁存器,所述失调补偿对管包括失调调整管,所述失调调整管并联在预放大器的输出端,通过改变失调调整管的栅压来调整整个比较器的失调电压;所述失调校准控制电路采用数字双向移位器存储失调信息并控制失调补偿电路进行失调校准。本发明提供的低失调的预放大锁存比较器,在现有的预放大锁存比较器的基础上加入了基于数字存储和控制的失调校准控制电路,能够将预放大锁存比较器的失调减小到原来的1/N,经过校准后的比较器大幅度地减小了失调。

    应用于流水线模数转换器的高速低功耗基准电压输出缓冲器

    公开(公告)号:CN104270150A

    公开(公告)日:2015-01-07

    申请号:CN201410476642.9

    申请日:2014-09-17

    Applicant: 东南大学

    Abstract: 本发明公开了一种应用于流水线模数转换器的高速低功耗基准电压输出缓冲器,包括缓冲器反馈运放、共模反馈电路、输出缓冲器和电阻分压电路;电阻分压电路包括分压反馈运放、串联分压电阻和反馈尾电流管;输出缓冲器包括缓冲器和镜像电路;缓冲器反馈运放具有互补输入结构,缓冲器反馈运放与共模反馈电路相结合形成一个全差分运放,为正/负参考电平支路提供反馈回路,且将两个支路的尾电流合并。本发明在现有基准电压输出缓冲器基础上,对缓冲器反馈运放进行改进,通过互补型的输入结构,同时输入两个分压电路提供的参考电平以及两个反馈电平,将两个双输入单输出运放替换成经改进的全差分运放,且只使用一个缓冲器,节省了功耗以及芯片面积。

    应用于单端SAR ADC的电容失配校准电路及其校准方法

    公开(公告)号:CN104917527B

    公开(公告)日:2017-12-05

    申请号:CN201510374237.0

    申请日:2015-06-30

    Applicant: 东南大学

    Abstract: 本发明公开了一种应用于单端SAR ADC电容失配校准方法,可以校准SAR ADC的电容失配所引起的误差。该方法在模拟域只需要插入两对冗余电容,在数字域进行电容失配的补偿。其中含有两对冗余点电容的二进制电容DAC包括分段二进制电容DAC以及插入在分段电容MSB段最低位Cj的冗余电容Cjr+,Cjr‑,以及插入在LSB段中的冗余电容Cqr+,Cqr‑。冗余位计算模块将所插入的冗余位加入与其他正常位计算成N‑bit的有效输出。电容失配校准模块对输出结果进行电容失配的补偿。该校准方法在传统的SAR ADC结构中只加入了两对冗余电容,失配补偿的计算在数字域中进行,从而减小版图面积,以及模拟电路复杂度。

    一种逐次逼近型模数转换器及其转换方法

    公开(公告)号:CN104124973A

    公开(公告)日:2014-10-29

    申请号:CN201410392204.4

    申请日:2014-08-11

    Applicant: 东南大学

    Abstract: 本发明公开了一种逐次逼近型模数转换器及其转换方法,其开关电容网络包括比输出二进制编码数量少一个的电容对,通过对开关的时序全新安排及在电容阵列最低位电容处引入共模电平Vcm,省去了传统逐次逼近型模数转换器开关电容网络中的补偿电容,达到了N-1个电容对实现分辨率为N位的效果,并较传统逐次逼近型模数转换器少了最高位和次高位两个电容对,整个开关电容网络总电容也降低75%。随着电容的减小,充放电电流也相应减小,从而降低了整体功耗,并且也减少了芯片面积,提高了经济效益。转换过程中,比较器输入端的共模电压变化量与传统结构相比,仅为共模抖动非常小。

    一种具有高电源抑制比的带隙基准电压源

    公开(公告)号:CN105388953B

    公开(公告)日:2017-04-05

    申请号:CN201510603170.3

    申请日:2015-09-21

    Applicant: 东南大学

    CPC classification number: G05F1/567 G05F3/16

    Abstract: 本发明公开了一种具有高电源抑制比的带隙基准电压源,包括电压自调节电路,启动电路,一阶温度补偿基准电压产生电路,误差放大器,偏置电压产生电路和基准启动电路。该带隙基准电压源利用电压自调节电路对电源噪声先进行一定程度的抑制,再给后级的带隙基准电路提供电源,带隙基准电路对噪声进行进一步抑制,从而使整个电源具有很高的电源抑制比。此外,该自调节电路还具有一个反馈回路,能自动调节输出电流的大小,解决了由于后级电路所需的电流突然增大给整个电路造成不稳定的问题,同时可进一步提高带隙基准电压源的电源抑制比,相比于传统带隙基准电压源稳定性更好,电源抑制比更高,可适应高精度的工作要求。

    应用于流水线模数转换器的高速低功耗基准电压输出缓冲器

    公开(公告)号:CN104270150B

    公开(公告)日:2017-09-15

    申请号:CN201410476642.9

    申请日:2014-09-17

    Applicant: 东南大学

    Abstract: 本发明公开了一种应用于流水线模数转换器的高速低功耗基准电压输出缓冲器,包括缓冲器反馈运放、共模反馈电路、输出缓冲器和电阻分压电路;电阻分压电路包括分压反馈运放、串联分压电阻和反馈尾电流管;输出缓冲器包括缓冲器和镜像电路;缓冲器反馈运放具有互补输入结构,缓冲器反馈运放与共模反馈电路相结合形成一个全差分运放,为正/负参考电平支路提供反馈回路,且将两个支路的尾电流合并。本发明在现有基准电压输出缓冲器基础上,对缓冲器反馈运放进行改进,通过互补型的输入结构,同时输入两个分压电路提供的参考电平以及两个反馈电平,将两个双输入单输出运放替换成经改进的全差分运放,且只使用一个缓冲器,节省了功耗以及芯片面积。

    一种具有高电源抑制比的带隙基准电压源

    公开(公告)号:CN105388953A

    公开(公告)日:2016-03-09

    申请号:CN201510603170.3

    申请日:2015-09-21

    Applicant: 东南大学

    CPC classification number: G05F1/567 G05F3/16

    Abstract: 本发明公开了一种具有高电源抑制比的带隙基准电压源,包括电压自调节电路,启动电路,一阶温度补偿基准电压产生电路,误差放大器,偏置电压产生电路和基准启动电路。该带隙基准电压源利用电压自调节电路对电源噪声先进行一定程度的抑制,再给后级的带隙基准电路提供电源,带隙基准电路对噪声进行进一步抑制,从而使整个电源具有很高的电源抑制比。此外,该自调节电路还具有一个反馈回路,能自动调节输出电流的大小,解决了由于后级电路所需的电流突然增大给整个电路造成不稳定的问题,同时可进一步提高带隙基准电压源的电源抑制比,相比于传统带隙基准电压源稳定性更好,电源抑制比更高,可适应高精度的工作要求。

    应用于单端SARADC的电容失配校准电路及其校准方法

    公开(公告)号:CN104917527A

    公开(公告)日:2015-09-16

    申请号:CN201510374237.0

    申请日:2015-06-30

    Applicant: 东南大学

    Abstract: 本发明公开了一种应用于单端SAR ADC电容失配校准方法,通过可以校准SAR ADC的电容失配所引起的误差。该方法在模拟域只需要插入两对冗余电容,在数字域进行电容失配的补偿。其中含有两对冗余点电容的二进制电容DAC包括分段二进制电容DAC以及插入在分段电容MSB段最低位Cj的冗余电容Cjr+,Cjr-,以及插入在LSB段中的冗余电容Cqr+,Cqr-。冗余位计算模块将所插入的冗余位加入与其他正常位计算成N-bit的有效输出。电容失配校准模块对输出结果进行电容失配的补偿。该校准方法传统的SAR ADC结构只加入了两对冗余电容,失配补偿的计算在数字域中进行,从而减小版图面积,以及模拟电路复杂度。

    一种低失调的预放大锁存比较器

    公开(公告)号:CN103762962A

    公开(公告)日:2014-04-30

    申请号:CN201410001389.1

    申请日:2014-01-03

    Applicant: 东南大学

    Abstract: 本发明公开了一种低失调的预放大锁存比较器,包括基础预放大锁存比较器、失调补偿对管、失调校准开关和失调校准控制电路,所述基础预放大锁存比较器包括第一级的预放大器、第二级的锁存器,所述失调补偿对管包括失调调整管,所述失调调整管并联在预放大器的输出端,通过改变失调调整管的栅压来调整整个比较器的失调电压;所述失调校准控制电路采用数字双向移位器存储失调信息并控制失调补偿电路进行失调校准。本发明提供的低失调的预放大锁存比较器,在现有的预放大锁存比较器的基础上加入了基于数字存储和控制的失调校准控制电路,能够将预放大锁存比较器的失调减小到原来的1/N,经过校准后的比较器大幅度地减小了失调。

    应用于单端SAR ADC的二进制电容阵列及其冗余校准方法

    公开(公告)号:CN104639164B

    公开(公告)日:2017-09-29

    申请号:CN201510069640.2

    申请日:2015-02-10

    Applicant: 东南大学

    CPC classification number: H03M1/10

    Abstract: 本发明公开了一种应用于单端SAR ADC的二进制电容阵列冗余校准方法,通过该方法能够校准二进制电容阵列由于建立不完全所导致的动态误差。该方法包括冗余校准的二进制电容阵列,比较器,SAR逻辑控制模块,输出码计算模块,其中冗余校准的二进制电容阵列包括二进制电容阵列以及加法冗余电容和减法冗余电容。该校准方法在二进制电容DAC阵列的基础上插入冗余电容,实现多个数字编码对应一个ADC模拟输入,在冗余位转换的时候检测是否有错误的存在,并根据对应的情况对加法冗余电容或者减法冗余电容进行操作以补偿所产生的误差。

Patent Agency Ranking