-
公开(公告)号:CN103098568B
公开(公告)日:2016-08-17
申请号:CN201180044424.2
申请日:2011-09-14
Applicant: AT&S奥地利科技及系统技术股份公司
CPC classification number: H05K1/0266 , H01L2224/2518 , H05K1/0269 , H05K1/028 , H05K1/0298 , H05K1/11 , H05K1/115 , H05K1/14 , H05K1/18 , H05K1/182 , H05K1/189 , H05K3/36 , H05K3/4638 , H05K3/4688 , H05K2201/0355 , H05K2201/058 , H05K2201/09918 , H05K2201/09936 , H05K2203/166 , Y10T29/49126
Abstract: 本发明涉及制作由多个印刷电路板区域组成的印刷电路板(14)的方法以及这种印刷电路板,其中各个印刷电路板区域由至少一个由尤其是绝缘的基础材料制成的层和位于该基础材料上或中的导电或能导电的模板构成,包括:-载体材料(1),-至少一个构造在载体材料(1)中的对准标记(2),-通过相对于对准标记(2)定向第一印刷电路板区域(4)而设置在载体材料(1)上的第一印刷电路板区域(4),-在相对于对准标记(2)定向的情况下,与第一印刷电路板区域(4)基本上邻接的或者至少部分搭接第一印刷电路板区域的至少另一个印刷电路板区域(5、6),以及-第一印刷电路板区域(4)的导电或能导电的模板与所述至少另一个印刷电路板区域(5、6)的导电或能导电的模板间的多个连接。由此可以在耦合印刷电路板区域(4、5、6)时改善对准和定向。
-
公开(公告)号:CN103098568A
公开(公告)日:2013-05-08
申请号:CN201180044424.2
申请日:2011-09-14
Applicant: AT&S奥地利科技及系统技术股份公司
CPC classification number: H05K1/0266 , H01L2224/2518 , H05K1/0269 , H05K1/028 , H05K1/0298 , H05K1/11 , H05K1/115 , H05K1/14 , H05K1/18 , H05K1/182 , H05K1/189 , H05K3/36 , H05K3/4638 , H05K3/4688 , H05K2201/0355 , H05K2201/058 , H05K2201/09918 , H05K2201/09936 , H05K2203/166 , Y10T29/49126
Abstract: 本发明涉及制作由多个印刷电路板区域组成的印刷电路板(14)的方法以及这种印刷电路板,其中各个印刷电路板区域由至少一个由尤其是绝缘的基础材料制成的层和位于该基础材料上或中的导电或能导电的模板构成,包括:-载体材料(1),-至少一个构造在载体材料(1)中的对准标记(2),-通过相对于对准标记(2)定向第一印刷电路板区域(4)而设置在载体材料(1)上的第一印刷电路板区域(4),-在相对于对准标记(2)定向的情况下,与第一印刷电路板区域(4)基本上邻接的或者至少部分搭接第一印刷电路板区域的至少另一个印刷电路板区域(5、6),以及-第一印刷电路板区域(4)的导电或能导电的模板与所述至少另一个印刷电路板区域(5、6)的导电或能导电的模板间的多个连接。由此可以在耦合印刷电路板区域(4、5、6)时改善对准和定向。
-