-
公开(公告)号:CN112256331B
公开(公告)日:2021-04-27
申请号:CN202011528597.9
申请日:2020-12-22
Applicant: 鹏城实验室
Abstract: 本发明公开了一种虚拟机指令解析加速方法、装置和计算机存储介质,该方法包括以下步骤:在宿主机增设加速硬件,并通过专用总线与宿主机的处理器连接;将运行于宿主机的虚拟机中保存待解析指令的缓存区域地址映射到加速硬件的物理地址;当虚拟机写数据时,宿主机的处理器发起专用总线写地址有效,虚拟机的当前待解析指令在加速硬件中转换为宿主机可执行的指令;当宿主机读数据时,宿主机的处理器发起专用总线读地址有效,从加速硬件中读出宿主机可执行的指令。解决了现有技术中软件解析指令操作字段的过程十分缓慢的问题。
-
公开(公告)号:CN112486305A
公开(公告)日:2021-03-12
申请号:CN202110153340.8
申请日:2021-02-04
Applicant: 鹏城实验室
Abstract: 本发明公开一种外接设备时序控制方法、计算机及其主板、主机,其中,计算机主板包括所述可插拔设备接口、外接设备检测电路以及处理器;外接设备检测电路在检测到外接设备在位时,检测外接设备是否上电完成,并在检测到外接设备上电完成时,输出外接设备状态OK信号至处理器,处理器在接收到外接设备状态OK信号时,输出解复位信号,并通过所述可插拔设备接口将解复位信号输出至外接设备,控制外接设备解复位;本发明实现了外接设备的解复位和上电之间的时序控制,避免外接设备因为解复位和上电时序异常而无法工作。
-
公开(公告)号:CN112256331A
公开(公告)日:2021-01-22
申请号:CN202011528597.9
申请日:2020-12-22
Applicant: 鹏城实验室
Abstract: 本发明公开了一种虚拟机指令解析加速方法、装置和计算机存储介质,该方法包括以下步骤:在宿主机增设加速硬件,并通过专用总线与宿主机的处理器连接;将运行于宿主机的虚拟机中保存待解析指令的缓存区域地址映射到加速硬件的物理地址;当虚拟机写数据时,宿主机的处理器发起专用总线写地址有效,虚拟机的当前待解析指令在加速硬件中转换为宿主机可执行的指令;当宿主机读数据时,宿主机的处理器发起专用总线读地址有效,从加速硬件中读出宿主机可执行的指令。解决了现有技术中软件解析指令操作字段的过程十分缓慢的问题。
-
公开(公告)号:CN112486305B
公开(公告)日:2021-05-11
申请号:CN202110153340.8
申请日:2021-02-04
Applicant: 鹏城实验室
Abstract: 本发明公开一种外接设备时序控制方法、计算机及其主板、主机,其中,计算机主板包括所述可插拔设备接口、外接设备检测电路以及处理器;外接设备检测电路在检测到外接设备在位时,检测外接设备是否上电完成,并在检测到外接设备上电完成时,输出外接设备状态OK信号至处理器,处理器在接收到外接设备状态OK信号时,输出解复位信号,并通过所述可插拔设备接口将解复位信号输出至外接设备,控制外接设备解复位;本发明实现了外接设备的解复位和上电之间的时序控制,避免外接设备因为解复位和上电时序异常而无法工作。
-
-
-