-
公开(公告)号:CN100538652C
公开(公告)日:2009-09-09
申请号:CN200480033949.6
申请日:2004-11-04
Applicant: 飞思卡尔半导体公司
Inventor: 威廉·C·莫耶 , 理查德·G·柯林斯 , 迈克尔·D·菲兹西蒙斯 , 贾森·T·尼尔林
IPC: G06F11/00
CPC classification number: G06F11/3636 , G06F11/3632 , G06F11/3648
Abstract: 一种系统和方法对其中存在不同时间域(12,22,32)的系统(10)的各部分中出现的事件进行时间排序。在多个功能电路或者模块(14,24,34)的每一个中提供时间戳电路(40)。所述时间戳电路提供用于表明预定事件出现时的时间点的消息。接口模块(70)耦合至多个功能电路(14,24,34)中的每一个。所述接口模块向多个功能电路提供控制信息,以表明用于触发预定事件的至少一个操作条件,并且可选地指定消息格式。所述接口模块在公共接口端口(90)上提供来自一个、多个或者所有时间域的时间戳消息。
-
公开(公告)号:CN1882915A
公开(公告)日:2006-12-20
申请号:CN200480033949.6
申请日:2004-11-04
Applicant: 飞思卡尔半导体公司
Inventor: 威廉·C·莫耶 , 理查德·G·柯林斯 , 迈克尔·D·菲兹西蒙斯 , 贾森·T·尼尔林
IPC: G06F11/00
CPC classification number: G06F11/3636 , G06F11/3632 , G06F11/3648
Abstract: 一种系统和方法对其中存在不同时间域(12,22,32)的系统(10)的各部分中出现的事件进行时间排序。在多个功能电路或者模块(14,24,34)的每一个中提供时间戳电路(40)。所述时间戳电路提供用于表明预定事件出现时的时间点的消息。接口模块(70)耦合至多个功能电路(14,24,34)中的每一个。所述接口模块向多个功能电路提供控制信息,以表明用于触发预定事件的至少一个操作条件,并且可选地指定消息格式。所述接口模块在公共接口端口(90)上提供来自一个、多个或者所有时间域的时间戳消息。
-