存储器管理单元和用于存储器管理的方法

    公开(公告)号:CN101052952A

    公开(公告)日:2007-10-10

    申请号:CN200480044321.6

    申请日:2004-09-10

    CPC classification number: G06F12/1036 G06F12/1483 G06F12/1491

    Abstract: 一种存储器管理单元,包括:(i)多个数据段描述符,每个数据段描述符与数据存储器段相关联;(ii)多个程序段描述符,每个程序段描述符与程序存储器段相关联;和(iii)控制器,其适于响应任务切换更换多个数据段描述符和多个程序段描述符的内容。一种用于存储器管理的方法,所述方法包括:(i)提供多个数据段描述符;每个数据段描述符与数据存储器段相关联,并且提供多个程序段描述符,每个程序段描述符与程序存储器段相关联;(ii)接收和存储程序任务标识符和数据任务标识符;(iii)接收数据访问请求并且确定如何响应多个数据段描述符的内容处理数据访问请求;和(iv)接收程序访问请求并且确定如何响应多个程序段描述符的内容处理程序访问请求。

    用于DMA、任务终止和同步操作的缓存一致保持

    公开(公告)号:CN101617298B

    公开(公告)日:2012-03-21

    申请号:CN200580018879.1

    申请日:2005-05-31

    CPC classification number: G06F12/0804 G06F12/0842 G06F12/0891

    Abstract: 用于在存储器缓存(105)上执行一致操作存储器缓存控制结构,包括:接收处理器,用于接收(301)包括与主存储器(103)相关的多个地址的地址组的地址组指示。地址组指示可包括任务标识以及对应于主存储器(103)的存储器块的地址范围。控制单元(303)顺序地处理缓存线组的每一线。具体地,通过评价匹配标准,确定每一缓存线是否与地址组的地址相关联。如果满足匹配标准,则在缓存线上执行一致操作。如果在一致操作和其他存储器操作之间存在冲突,则一致装置抑制一致操作。本发明允许缓存一致操作的减小的持续时间。该持续时间还与一致操作所包括的主存储器空间的大小无关。

    存储器管理单元和用于存储器管理的方法

    公开(公告)号:CN101052952B

    公开(公告)日:2011-11-23

    申请号:CN200480044321.6

    申请日:2004-09-10

    CPC classification number: G06F12/1036 G06F12/1483 G06F12/1491

    Abstract: 一种存储器管理单元,包括:(i)多个数据段描述符,每个数据段描述符与数据存储器段相关联;(ii)多个程序段描述符,每个程序段描述符与程序存储器段相关联;和(iii)控制器,其适于响应任务切换更换多个数据段描述符和多个程序段描述符的内容。一种用于存储器管理的方法,所述方法包括:(i)提供多个数据段描述符;每个数据段描述符与数据存储器段相关联,并且提供多个程序段描述符,每个程序段描述符与程序存储器段相关联;(ii)接收和存储程序任务标识符和数据任务标识符;(iii)接收数据访问请求并且确定如何响应多个数据段描述符的内容处理数据访问请求;和(iv)接收程序访问请求并且确定如何响应多个程序段描述符的内容处理程序访问请求。

    用于DMA、任务终止和同步操作的缓存一致保持

    公开(公告)号:CN101617298A

    公开(公告)日:2009-12-30

    申请号:CN200580018879.1

    申请日:2005-05-31

    CPC classification number: G06F12/0804 G06F12/0842 G06F12/0891

    Abstract: 用于在存储器缓存(105)上执行一致操作存储器缓存控制结构,包括:接收处理器,用于接收(301)包括与主存储器(103)相关的多个地址的地址组的地址组指示。地址组指示可包括任务标识以及对应于主存储器(103)的存储器块的地址范围。控制单元(303)顺序地处理缓存线组的每一线。具体地,通过评价匹配标准,确定每一缓存线是否与地址组的地址相关联。如果满足匹配标准,则在缓存线上执行一致操作。如果在一致操作和其他存储器操作之间存在冲突,则一致装置抑制一致操作。本发明允许缓存一致操作的减小的持续时间。该持续时间还与一致操作所包括的主存储器空间的大小无关。

Patent Agency Ranking