一种移动通信终端慢时钟晶体频率补偿方法及装置

    公开(公告)号:CN102540868B

    公开(公告)日:2016-05-04

    申请号:CN201010621613.9

    申请日:2010-12-31

    CPC classification number: Y02D70/24

    Abstract: 本发明涉及一种移动通信终端慢时钟晶体频率补偿方法及装置,所述方法进入空闲模式,判断进入空闲模式的前一模式,若前一模式为正常工作模式,则获取校准参数,计算慢时钟晶体频率;若前一模式为睡眠模式,则首先获取同步偏差,然后判断同步偏差是否在设定的门限值内,若是,则补偿慢时钟晶体频率,否则进行慢时钟晶体频率强制校准;所述装置包括强制校准单元、同步偏差单元、修正校准单元和省电控制单元;本发明在不增加电路复杂度和终端硬件成本的条件下,保证了睡眠定时精确以及唤醒后系统不失步,并且也保证了最小限度的启动时钟校准单元,使得移动通信终端在空闲模式下睡眠时间最大化,降低了移动通信终端功耗。

    集成电路总线控制器及集成电路总线操作的处理方法

    公开(公告)号:CN104050116A

    公开(公告)日:2014-09-17

    申请号:CN201210580766.2

    申请日:2012-12-27

    Inventor: 金渝 吴付利

    Abstract: 本发明公开了一种集成电路总线控制器及集成电路总线操作的处理方法,IIC控制器中设置有控制存储器、写存储器和读存储器,可以接收并存储CPU的多个操作。当CPU中有操作产生时,就可以直接将该操作发送到本发明的控制器中的相应存储器中,并在存储器中进行保存,等待执行处理。因此,本发明可以使得CPU中的操作存储在控制器的存储器中,将要写入IIC外部设备的数据和从IIC外部设备中读取的数据也存储在控制器的存储器中。本发明可以使得多个操作无需在CPU中存储,从而避免了CPU可用存储空间变小、负载加重、运行速度降低的问题。

    集成音频编解码器的芯片,及终端设备

    公开(公告)号:CN104240708A

    公开(公告)日:2014-12-24

    申请号:CN201310246726.9

    申请日:2013-06-20

    Abstract: 本发明实施例公开了集成音频编解码器的芯片,及终端设备,其中集成音频编解码器的芯片,包括:集成于第一芯片的数字处理器和音频编解码器的第一音频编解码模块;第一音频编解码模块包含音频编解码器的模块中,抗干扰能力高于第一预设值且功率低于第二预设值的模块;第一音频编解码模块具有与第二音频编解码模块连接的接口;第二音频编解码模块包含音频编解码器的模块中,除第一音频解码模块外的其他模块。将音频编解码器的功能模块进行了划分,分为两类。第一类模块与数字处理器可以采用相同的工艺制造,节省芯片面积,降低系统成本;并且因为易干扰模块和大功率模块都没有和数字处理器集成在一起,可以满足功率需求并提高整个系统的音频性能。

    一种移动终端基带芯片省电控制装置

    公开(公告)号:CN101771755A

    公开(公告)日:2010-07-07

    申请号:CN200910251100.0

    申请日:2009-12-30

    Abstract: 本发明公开一种移动终端基带芯片省电控制装置,该装置包括,空闲IDLE电路,省电控制单元,IIC总线控制器,省电控制参数存储单元;所述IDLE电路与所述省电控制单元连接,所述省电控制单元分别于所述IDLE电路和所述IIC总线控制器连接,所述IIC总线控制器分别于所述省电控制单元和所述省电控制参数存储单元相连接,并通过IIC总线连接到电源管理芯片PMIC;采用本发明的省电控制装置,无需ARM处理器控制即可执行省电控制过程,从而使得UE在省电模式下能关闭ARM处理器的电源,进一步降低UE功耗。

    动态电压调整装置及方法

    公开(公告)号:CN104750147A

    公开(公告)日:2015-07-01

    申请号:CN201310743799.9

    申请日:2013-12-30

    Abstract: 本发明实施例公开了一种动态电压调整装置及方法,用于芯片电源域供电电压动态调整,所述装置包括:DVS负载电压存储器,存储电源域各负载等级对应的电压值;DVS控制模块,用于获取电源域的负载等级,并根据所获得的电源域负载等级从所述DVS负载电压存储器获取对应的电压值;数模转换模块,对DVS控制模块获取的电压值进行数模转换,生成电源域模拟参考电压;比较器模块;比较所述电源域模拟参考电压和所述电源域供电电压,生成电源域电压差值,发送给PMIC调整电源域的供电电压。本发明的装置和方法能有效提高DVS控制效率,同时减少控制所占用的芯片引脚。

    一种移动通信终端慢时钟晶体频率补偿方法及装置

    公开(公告)号:CN102540868A

    公开(公告)日:2012-07-04

    申请号:CN201010621613.9

    申请日:2010-12-31

    CPC classification number: Y02D70/24

    Abstract: 本发明涉及一种移动通信终端慢时钟晶体频率补偿方法及装置,所述方法进入空闲模式,判断进入空闲模式的前一模式,若前一模式为正常工作模式,则获取校准参数,计算慢时钟晶体频率;若前一模式为睡眠模式,则首先获取同步偏差,然后判断同步偏差是否在设定的门限值内,若是,则补偿慢时钟晶体频率,否则进行慢时钟晶体频率强制校准;所述装置包括强制校准单元、同步偏差单元、修正校准单元和省电控制单元;本发明在不增加电路复杂度和终端硬件成本的条件下,保证了睡眠定时精确以及唤醒后系统不失步,并且也保证了最小限度的启动时钟校准单元,使得移动通信终端在空闲模式下睡眠时间最大化,降低了移动通信终端功耗。

    一种射频收发信机及射频收发方法

    公开(公告)号:CN103916172A

    公开(公告)日:2014-07-09

    申请号:CN201210592097.0

    申请日:2012-12-29

    Abstract: 本发明公开了一种射频收发信机,包括:至少两个射频接收通道;至少两个射频发射通道;射频频综模块;射频本振选择开关;时钟模块;接收数据接口模块;发射数据接口模块;控制接口模块;射频频综模块;射频本振选择开关;所述射频频综模块根据控制接口模块接收到的基带控制信息产生各载波的射频本振信号;所述射频本振选择开关和各射频接收通道、各射频发射通道、所述射频频综模块连接,根据控制接口模块接收到的基带控制信息分别为各射频接收通道和/或各射频发射通道选择一个射频本振信号。本发明还公开了一种相应的射频收发方法,采用本发明的技术方案能够实现终端MIMO和多载波射频收发过程。

    NAND坏块处理方法及NAND闪存设备

    公开(公告)号:CN104750565A

    公开(公告)日:2015-07-01

    申请号:CN201310751620.4

    申请日:2013-12-31

    Inventor: 金渝 吴付利

    Abstract: 本发明公开了一种NAND坏块处理方法及NAND闪存设备,所述NAND闪存设备包括:数据区域,包括多个块,用于存储数据;替换区域,包括多个块,当所述数据区域和/或所述替换区域本身中的一个以上的块发生损坏而成为坏块时,作为替换块,用于替换所述一个以上的坏块;BBT区,用于存储坏块表,所述坏块表指明所述坏块与所述替换块之间的映射关系;BBT索引区,位于指定的块中,所述BBT索引区存储有索引文件,所述索引文件包括指引所述BBT区所在块的地址的索引条目。本发明能减少坏块处理对存储空间的额外要求。

Patent Agency Ranking