一种提高CPU+GPU异构装置计算性能的方法

    公开(公告)号:CN103049241B

    公开(公告)日:2015-10-14

    申请号:CN201310028325.6

    申请日:2013-01-24

    Abstract: 本发明涉及计算机高性能计算领域,提供一种提高CPU+GPU异构装置计算精度的方法,使大规模多精度运算在基于CPU+GPU的异构装置上获得加速。本发明的技术方案是:先利用CPU将所有乘数与被乘数传入GPU中;接着GPU每个线程块独立并行处理一对多精度乘法,同时每对乘法在各线程块内并行执行运算和并行进位;最后将结果整理后传回CPU内存,得出计算结果。本发明实现了大量计算任务的GPU并行处理,大幅提高了计算性能。

    一种提高CPU+GPU异构装置计算性能的方法

    公开(公告)号:CN103049241A

    公开(公告)日:2013-04-17

    申请号:CN201310028325.6

    申请日:2013-01-24

    Abstract: 本发明涉及计算机高性能计算领域,提供一种提高CPU+GPU异构装置计算精度的方法,使大规模多精度运算在基于CPU+GPU的异构装置上获得加速。本发明的技术方案是:先利用CPU将所有乘数与被乘数传入GPU中;接着GPU每个线程块独立并行处理一对多精度乘法,同时每对乘法在各线程块内并行执行运算和并行进位;最后将结果整理后传回CPU内存,得出计算结果。本发明实现了大量计算任务的GPU并行处理,大幅提高了计算性能。

    一种可靠的基于链路节能的移动性RPL路由方法

    公开(公告)号:CN113242586A

    公开(公告)日:2021-08-10

    申请号:CN202110449238.2

    申请日:2021-04-25

    Abstract: 本发明提出一种可靠的基于链路节能的移动性RPL路由方法,属于无线传感网络通信技术领域;整个通信过程分为三个阶段:检测与传输阶段、反应与预测阶段、通告阶段;包含修改控制消息帧格式、结合优先级选择父节点、设置可达计时器三个创新机制;首先,结合不同交互场景修改控制消息帧格式,既保证了控制消息的向后兼容性,同时避免了增加额外控制消息带来的额外开销;其次,基于多度量值并结合优先级选择PPN,考虑网络深度和备选父节点的上游链路能量,可以避免部分SN的能量消耗,有效提升整个网络的生存时间;最后,部分CPNs收到DAO后开启可达计时器,考虑了转发DAO或DAO‑ACK丢失的情况,有效避免了因控制消息丢失而导致的链路构建失败,从而可提升传输效率。

Patent Agency Ranking