一种基于忆阻的四位二进制乘法器电路

    公开(公告)号:CN110705193B

    公开(公告)日:2020-10-02

    申请号:CN201910919319.7

    申请日:2019-09-26

    Abstract: 本发明提出了一种基于忆阻的四位二进制乘法器电路,包括四位元加法器和乘法单元,四位元加法器与乘法单元相连接,乘法单元和四位元加法器均是基于忆阻的;第一乘法单元、第二乘法单元、第三乘法单元和第四乘法单元的一组输入端与第一乘数的四个输入信号相连接,第一乘法单元、第二乘法单元、第三乘法单元和第四乘法单元的另一组输入端依次分别与第二乘数的一个输入信号相连接;第一乘法单元和第二乘法单元的输出端分别与第一四位元加法器的第一输入端和第二输入端相连接。本发明所输出的结果符合四位乘法器实现的逻辑功能,可对输入到电路当中的信号做四位相乘运算,将在未来的信息技术中具有很远大的发展空间。

    一种基于忆阻器的立方根逻辑电路

    公开(公告)号:CN110690892B

    公开(公告)日:2021-06-18

    申请号:CN201910919357.2

    申请日:2019-09-26

    Abstract: 本发明提出了一种基于忆阻器的立方根逻辑电路,包括六个输入端S1‑S6和两个输出端Y2、Y1,所述输入端S3、S4、S5通过基于忆阻器的第一通道电路与中间输出端R1相连接,输入端S1‑S6通过基于忆阻器的第二通道电路与中间输出端R2相连接,输入端S1‑S6通过基于忆阻器的第三通道电路与中间输出端R3相连接;输入端S6及中间输出端R1、R2、R3通过基于忆阻器的第四通道电路与输出端Y1相连接,输入端S4、S5、S6通过基于忆阻器的第五通道电路与输出端Y2相连接。本发明的六输入的立方根逻辑电路具有较高的准确性和灵敏度,为设计更复杂大规模逻辑电路操作运算提供了理论基础,促进了人工智能计算机的发展。

    一种基于忆阻的四位二进制乘法器电路

    公开(公告)号:CN110705193A

    公开(公告)日:2020-01-17

    申请号:CN201910919319.7

    申请日:2019-09-26

    Abstract: 本发明提出了一种基于忆阻的四位二进制乘法器电路,包括四位元加法器和乘法单元,四位元加法器与乘法单元相连接,乘法单元和四位元加法器均是基于忆阻的;第一乘法单元、第二乘法单元、第三乘法单元和第四乘法单元的一组输入端与第一乘数的四个输入信号相连接,第一乘法单元、第二乘法单元、第三乘法单元和第四乘法单元的另一组输入端依次分别与第二乘数的一个输入信号相连接;第一乘法单元和第二乘法单元的输出端分别与第一四位元加法器的第一输入端和第二输入端相连接。本发明所输出的结果符合四位乘法器实现的逻辑功能,可对输入到电路当中的信号做四位相乘运算,将在未来的信息技术中具有很远大的发展空间。

    一种基于忆阻器的立方根逻辑电路

    公开(公告)号:CN110690892A

    公开(公告)日:2020-01-14

    申请号:CN201910919357.2

    申请日:2019-09-26

    Abstract: 本发明提出了一种基于忆阻器的立方根逻辑电路,包括六个输入端S1-S6和两个输出端Y2、Y1,所述输入端S3、S4、S5通过基于忆阻器的第一通道电路与中间输出端R1相连接,输入端S1-S6通过基于忆阻器的第二通道电路与中间输出端R2相连接,输入端S1-S6通过基于忆阻器的第三通道电路与中间输出端R3相连接;输入端S6及中间输出端R1、R2、R3通过基于忆阻器的第四通道电路与输出端Y1相连接,输入端S4、S5、S6通过基于忆阻器的第五通道电路与输出端Y2相连接。本发明的六输入的立方根逻辑电路具有较高的准确性和灵敏度,为设计更复杂大规模逻辑电路操作运算提供了理论基础,促进了人工智能计算机的发展。

Patent Agency Ranking