一种高速并行8PSK时钟恢复系统及恢复方法

    公开(公告)号:CN101674173B

    公开(公告)日:2011-09-21

    申请号:CN200910180341.0

    申请日:2009-10-26

    Abstract: 一种高速并行8PSK时钟恢复系统及恢复方法,由并行时钟误差提取模块、时钟扫描模块、时钟锁定指示提取模块和电压控制晶体振荡器VCXO组成时钟环路;并行时钟误差提取模块对高速并行数字接收机输出的基带数据进行S倍采样率采样,生成时钟误差信号εT,并将εT发送给VCXO和时钟扫描模块;时钟扫描模块,对接收的时钟误差信号εT进行截位,对截位后的时钟误差信号进行累加,取平均,得到时钟环路的扫描曲线;时钟锁定指示提取模块,根据时钟扫描模块生成的扫描曲线,确定时钟锁定指示门限,并将该门限发送给VCXO;VCXO根据接收的时钟误差信号εT不断调整输出的频率,当时钟锁定指示达到所述的门限时,稳定输出频率,采样时钟采在最大点上,实现时钟恢复。

    一种均衡器的权系数更新装置及方法

    公开(公告)号:CN102082749B

    公开(公告)日:2014-01-15

    申请号:CN201010621236.9

    申请日:2010-12-24

    Abstract: 本发明公开了一种均衡器的权系数更新装置及方法,在所述装置中包括误差信号累加模块、控制模块、权系数产生模块、计数器。误差信号累加模块在计数器的控制下将权系数产生模块输出的各路误差信号分别进行累加抽取后输出;控制模块将误差信号累加模块的输出信号进行叠加,在计数器的控制下将叠加后的信号与门限信号进行比较,根据比较结果产生控制信号,并利用控制信号产生权系数更新信号;权系数产生模块利用从均衡器输出端返回的数据计算误差信号;并同时利用误差信号以及由解调数据经串并变换产生的2n路数据产生梯度信号;梯度信号分别经0到len-1个延迟器后的输出进行降len矢量抽取后获得len路矢量信号;len路矢量信号分别经len个累加器后输出信号Mkj;最后,根据权系数更新信号判断是否初始化权系数还是利用Mkj更新权系数。采用本发明降低了用于生成权系数所需数据的精度,进而用更少的资源达到了同样的性能,并提高了硬件处理速度。

    一种32路并行数据DFT的实现结构

    公开(公告)号:CN101741801B

    公开(公告)日:2013-05-01

    申请号:CN200910236855.3

    申请日:2009-11-04

    Abstract: 一种32路并行数据DFT的实现结构,本发明采用全并行结构,将32路并行数据按奇偶分裂成两个8路并行数据和1个16路并行数据,然后采用基2碟形算法对8路并行数据进行处理,采用基4碟形算法对16路并行数据进行处理,最后将两个8路并行数据的处理结果乘以常系数后与16路并行数据的处理结果进行直接加减运算,得到32路并行数据的DFT结果。本发明在频域上进行并行滤波,直接交叉乘积,相比时域多项滤波方法减少了延迟时间和乘法器个数,同时降低了FPGA处理规模,提高了硬件处理速度,非常适合于高速实时数字信号处理,可以节省硬件资源。本发明的实现结构完全可以用于32路并行数据的IDFT处理。

    一种32路并行数据DFT的实现结构

    公开(公告)号:CN101741801A

    公开(公告)日:2010-06-16

    申请号:CN200910236855.3

    申请日:2009-11-04

    Abstract: 一种32路并行数据DFT的实现结构,本发明采用全并行结构,将32路并行数据按奇偶分裂成两个8路并行数据和1个16路并行数据,然后采用基2碟形算法对8路并行数据进行处理,采用基4碟形算法对16路并行数据进行处理,最后将两个8路并行数据的处理结果乘以常系数后与16路并行数据的处理结果进行直接加减运算,得到32路并行数据的DFT结果。本发明在频域上进行并行滤波,直接交叉乘积,相比时域多项滤波方法减少了延迟时间和乘法器个数,同时降低了FPGA处理规模,提高了硬件处理速度,非常适合于高速实时数字信号处理,可以节省硬件资源。本发明的实现结构完全可以用于32路并行数据的IDFT处理。

    一种高速并行8PSK时钟恢复系统及恢复方法

    公开(公告)号:CN101674173A

    公开(公告)日:2010-03-17

    申请号:CN200910180341.0

    申请日:2009-10-26

    Abstract: 一种高速并行8PSK时钟恢复系统及恢复方法,由并行时钟误差提取模块、时钟扫描模块、时钟锁定指示提取模块和电压控制晶体振荡器VCXO组成时钟环路;并行时钟误差提取模块对高速并行数字接收机输出的基带数据进行S倍采样率采样,生成时钟误差信号ε T ,并将ε T 发送给VCXO和时钟扫描模块;时钟扫描模块,对接收的时钟误差信号ε T 进行截位,对截位后的时钟误差信号进行累加,取平均,得到时钟环路的扫描曲线;时钟锁定指示提取模块,根据时钟扫描模块生成的扫描曲线,确定时钟锁定指示门限,并将该门限发送给VCXO;VCXO根据接收的时钟误差信号ε T 不断调整输出的频率,当时钟锁定指示达到所述的门限时,稳定输出频率,采样时钟采在最大点上,实现时钟恢复。

    一种高速并行8PSK载波恢复系统及恢复方法

    公开(公告)号:CN101674272B

    公开(公告)日:2012-01-25

    申请号:CN200910180339.3

    申请日:2009-10-26

    Abstract: 一种高速并行8PSK载波恢复系统及恢复方法,系统包括并行匹配滤波器、并行鉴相环、环路滤波器、并行数控振荡器NCO;所述的载波恢复系统接收下变频后的信号,对信号中的I路、Q路并行信号分别进行处理:I路、Q路分别与并行数控振荡器NCO输出的恢复载波相乘,相乘后的结果分别采用并行匹配滤波器滤除二倍频分量;I路、Q路两路滤除二倍频分量后的结果进入并行鉴相环,由并行鉴相环生成鉴相误差,并输入给环路滤波器;环路滤波器滤出鉴相误差信号中的高频分量,输出控制信号控制并行数控振荡器NCO输出新的恢复载波,所述的I路、Q路与并行数控振荡器NCO输出新的恢复载波相乘,实现并行载波恢复环路。

    高速并行均衡器及均衡方法

    公开(公告)号:CN101599930B

    公开(公告)日:2011-09-21

    申请号:CN200910089661.5

    申请日:2009-07-23

    Abstract: 一种高速并行均衡器及均衡方法,本发明涉及数字接收机领域,将前端接收机送来的载波恢复后的数据变成并行2n路,对数据进行频域变换,在频域中对数据进行均衡滤波,滤波后的数据转换成时域输出,根据循环卷积原理选取输出数据的后n路,接着进行误差信息的提取,然后对误差信息进行频域变换,在频域中完成权系数更新,这样就完成了一次数据均衡和权系数更新过程。该方法非常适合于处理高速率的数字通信,并且克服了硬件资源的限制。

    一种均衡器的权系数更新装置及方法

    公开(公告)号:CN102082749A

    公开(公告)日:2011-06-01

    申请号:CN201010621236.9

    申请日:2010-12-24

    Abstract: 本发明公开了一种均衡器的权系数更新装置及方法,在所述装置中包括误差信号累加模块、控制模块、权系数产生模块、计数器。误差信号累加模块在计数器的控制下将权系数产生模块输出的各路误差信号分别进行累加抽取后输出;控制模块将误差信号累加模块的输出信号进行叠加,在计数器的控制下将叠加后的信号与门限信号进行比较,根据比较结果产生控制信号,并利用控制信号产生权系数更新信号;权系数产生模块利用从均衡器输出端返回的数据计算误差信号;并同时利用误差信号以及由解调数据经串并变换产生的2n路数据产生梯度信号;梯度信号分别经0到len-1个延迟器后的输出进行降len矢量抽取后获得len路矢量信号;len路矢量信号分别经len个累加器后输出信号Mkj;最后,根据权系数更新信号判断是否初始化权系数还是利用Mkj更新权系数。采用本发明降低了用于生成权系数所需数据的精度,进而用更少的资源达到了同样的性能,并提高了硬件处理速度。

    一种高速并行8PSK载波恢复系统及恢复方法

    公开(公告)号:CN101674272A

    公开(公告)日:2010-03-17

    申请号:CN200910180339.3

    申请日:2009-10-26

    Abstract: 一种高速并行8PSK载波恢复系统及恢复方法,系统包括并行匹配滤波器、并行鉴相环、环路滤波器、并行数控振荡器NCO;所述的载波恢复系统接收下变频后的信号,对信号中的I路、Q路并行信号分别进行处理:I路、Q路分别与并行数控振荡器NCO输出的恢复载波相乘,相乘后的结果分别采用并行匹配滤波器滤除二倍频分量;I路、Q路两路滤除二倍频分量后的结果进入并行鉴相环,由并行鉴相环生成鉴相误差,并输入给环路滤波器;环路滤波器滤出鉴相误差信号中的高频分量,输出控制信号控制并行数控振荡器NCO输出新的恢复载波,所述的I路、Q路与并行数控振荡器NCO输出新的恢复载波相乘,实现并行载波恢复环路。

    高速并行均衡器及均衡方法

    公开(公告)号:CN101599930A

    公开(公告)日:2009-12-09

    申请号:CN200910089661.5

    申请日:2009-07-23

    Abstract: 一种高速并行均衡器及均衡方法,本发明涉及数字接收机领域,将前端接收机送来的载波恢复后的数据变成并行2n路,对数据进行频域变换,在频域中对数据进行均衡滤波,滤波后的数据转换成时域输出,根据循环卷积原理选取输出数据的后n路,接着进行误差信息的提取,然后对误差信息进行频域变换,在频域中完成权系数更新,这样就完成了一次数据均衡和权系数更新过程。该方法非常适合于处理高速率的数字通信,并且克服了硬件资源的限制。

Patent Agency Ranking