一种被动型原子钟物理部分快速测试评估系统与方法

    公开(公告)号:CN110554262B

    公开(公告)日:2021-10-01

    申请号:CN201910764555.6

    申请日:2019-08-19

    Abstract: 本发明公开一种被动型原子钟物理部分快速测试评估系统及方法,所述的系统包括信号源、参考源、被动型原子钟物理部分、频谱仪、锁相放大器;所述的被动型原子钟包括被动型氢钟、铷钟以及铯钟;本发明的系统与方法不仅能够方便地研究被动型氢钟的物理部分波谱信号观测、腔频误差曲线研究以及铷钟、铯钟吸收曲线、“S”鉴频曲线的测量与评估等,还可以实现环路的闭环锁定、动态实时调整优化接收机(被动型氢钟)、同步检波相位差、环路增益等多变量参数,快速验证评估被动型原子钟稳定度与各个参数之间的关系,现有方法很难实现多样化的参数实时验证。

    一种优化C场电流降低铷钟温度敏感性的方法

    公开(公告)号:CN110708060A

    公开(公告)日:2020-01-17

    申请号:CN201910792587.7

    申请日:2019-08-26

    Abstract: 本发明涉及一种优化C场电流降低铷钟温度敏感性的方法,属于原子频标技术领域。该方法包括下列步骤:(1)、通过测试获取C场电流与温度系数的特性曲线;(2)、设置铷钟的C场电流值为该铷钟温度系数出现拐点时对应的C场电流值,并测试此时铷钟整机的温度系数值;(3)、判断步骤(2)所测得的铷钟整机的温度系数值是否满足指标要求,是,则结束温度系数调试过程;否则,调整C场电流值,直到铷钟整机的温度系数值满足指标要求,从而降低铷钟温度敏感性。本发明降低了铷钟的温度敏感性,提升了铷钟的长期稳定度指标。

    一种被动型原子钟物理部分快速测试评估系统与方法

    公开(公告)号:CN110554262A

    公开(公告)日:2019-12-10

    申请号:CN201910764555.6

    申请日:2019-08-19

    Abstract: 本发明公开一种被动型原子钟物理部分快速测试评估系统及方法,所述的系统包括信号源、参考源、被动型原子钟物理部分、频谱仪、锁相放大器;所述的被动型原子钟包括被动型氢钟、铷钟以及铯钟;本发明的系统与方法不仅能够方便地研究被动型氢钟的物理部分波谱信号观测、腔频误差曲线研究以及铷钟、铯钟吸收曲线、“S”鉴频曲线的测量与评估等,还可以实现环路的闭环锁定、动态实时调整优化接收机(被动型氢钟)、同步检波相位差、环路增益等多变量参数,快速验证评估被动型原子钟稳定度与各个参数之间的关系,现有方法很难实现多样化的参数实时验证。

    一种星载铷钟的控温电路

    公开(公告)号:CN105573365B

    公开(公告)日:2017-11-07

    申请号:CN201510945405.7

    申请日:2015-12-16

    Abstract: 一种星载铷钟的控温电路,本控温电路通过对温度电压信号的精确采样,将采样后的温度电压信号与电压比较电路中实时产生的参考信号进行比较,通过参考电压的实时选择,将上述比较后的信号范围限定在每个量化区域,然后将比较后的信号进行放大(增益大小与选择开关数量一致),放大后的电压信号正好处于A/D采样的全量程电压范围内,然后MCU对A/D数据进行接收、扩展A/D采样位数,MCU每采样一次数据后,MCU需要实时控制电压比较电路,重新选择合适的开关,然后再进行下一次数据采样,同时基于扩展后的数据,MCU应用数字控制算法(PID)通过加热驱动电路实现高精度温度控制。

    一种星载铷钟的控温电路

    公开(公告)号:CN105573365A

    公开(公告)日:2016-05-11

    申请号:CN201510945405.7

    申请日:2015-12-16

    CPC classification number: G05D23/1917

    Abstract: 一种星载铷钟的控温电路,本控温电路通过对温度电压信号的精确采样,将采样后的温度电压信号与电压比较电路中实时产生的参考信号进行比较,通过参考电压的实时选择,将上述比较后的信号范围限定在每个量化区域,然后将比较后的信号进行放大(增益大小与选择开关数量一致),放大后的电压信号正好处于A/D采样的全量程电压范围内,然后MCU对A/D数据进行接收、扩展A/D采样位数,MCU每采样一次数据后,MCU需要实时控制电压比较电路,重新选择合适的开关,然后再进行下一次数据采样,同时基于扩展后的数据,MCU应用数字控制算法(PID)通过加热驱动电路实现高精度温度控制。

    一种优化C场电流降低铷钟温度敏感性的方法

    公开(公告)号:CN110708060B

    公开(公告)日:2023-04-14

    申请号:CN201910792587.7

    申请日:2019-08-26

    Abstract: 本发明涉及一种优化C场电流降低铷钟温度敏感性的方法,属于原子频标技术领域。该方法包括下列步骤:(1)、通过测试获取C场电流与温度系数的特性曲线;(2)、设置铷钟的C场电流值为该铷钟温度系数出现拐点时对应的C场电流值,并测试此时铷钟整机的温度系数值;(3)、判断步骤(2)所测得的铷钟整机的温度系数值是否满足指标要求,是,则结束温度系数调试过程;否则,调整C场电流值,直到铷钟整机的温度系数值满足指标要求,从而降低铷钟温度敏感性。本发明降低了铷钟的温度敏感性,提升了铷钟的长期稳定度指标。

    一种星载铷钟FSK电路
    7.
    发明授权

    公开(公告)号:CN111373886B

    公开(公告)日:2015-06-10

    申请号:CN201318002019.6

    申请日:2013-05-10

    Abstract: 一种星载铷钟FSK电路,包括FPGA和滤波电路,FPGA包括分频模块、频率累加器、频率寄存器和频率控制字模块;外部时钟信号输入到FPGA内部,为分频模块、频率累加器和频率控制字模块提供时钟,分频模块将输入时钟信号进行分频,生成82Hz的方波信号输出,同时还将该82Hz的方波信号送入频率控制字模块,频率控制字模块根据该82Hz信号的高低电平生成频率控制字并送入频率累加器进行累加操作,频率累加器将每次累加的结果存储到频率寄存器中进行储存,频率寄存器中存储的数据的最高位作为FSK输出信号,经过滤波电路滤波之后输出。本发明在不影响铷钟的技术指标的情况下,简化了电路设计,提高了调试效率,降低了电路成本。

Patent Agency Ranking