-
公开(公告)号:CN117155393A
公开(公告)日:2023-12-01
申请号:CN202311193872.X
申请日:2023-09-15
Applicant: 西安电子科技大学芜湖研究院
IPC: H03M3/00
Abstract: 本发明公开了一种Sigma‑Delta调制器,包括:至少两级依次连接的积分单元,且除最后一级积分单元以外的其他积分单元的输出端均与最后一级积分单元的输入端相连接;每一级积分单元均包括一加法器和一积分器,加法器的输入端即为积分单元的输入端,加法器的输出端与积分器的输入端相连接,积分器的输出端即为积分单元的输出端;末端加法器,其输入端与最后一级积分单元的输出端相连接;量化器,其输入端与末端加法器的输出端相连接,输出端经过一反馈DAC后与第一级积分单元以及最后一级积分单元的输入端相连接。本发明中的调制器,通过前馈结构和反馈结构的混合结构设置,达到了精度较高功耗较小的效果。
-
公开(公告)号:CN117318716A
公开(公告)日:2023-12-29
申请号:CN202311222341.9
申请日:2023-09-20
Applicant: 西安电子科技大学芜湖研究院
Abstract: 本发明涉及一种扩展计数型模数转换器的版图及芯片,输入输出接口版图区环绕包围功能电路版图区,功能电路版图区中,电源管理电路版图区将混合信号版图区半包围,以使将电源信号经过电源管理电路版图区隔离后再进入数字信号电路版图区和混合信号电路版图区,电源更加稳定,电流的流向为同一方向,避免产生多余的环路电流,保证了扩展计数模数转换器在两种工作阶段及切换阶段信号均不受电源与地信号的影响。同时,混合信号电路版图区将数字信号电路版图区半包围,保证了模拟信号的精度不会收到数字信号的影响,提高了模数转换器的性能和可靠性。
-
公开(公告)号:CN117060929A
公开(公告)日:2023-11-14
申请号:CN202310885570.2
申请日:2023-07-18
Applicant: 西安电子科技大学芜湖研究院
IPC: H03M3/00
Abstract: 本发明提供了一种多位量化硬件复用扩展计数型模数转换器包括:采样模块、控制模块、运算模块、斩波运算放大器、多位量化器、计数器与数字逻辑处理、DAC模块;采样模块、控制模块和运算模块受多个时钟信号控制进行分时复用,使得多位量化硬件复用扩展计数型模数转换器循环交替处于Sigma‑Delta ADC工作模式和循环ADC工作模式。本发明综合了Sigma‑Delta ADC高精度与Nyquist‑Rate ADC速度相对较快的优点,并对Extended Counting ADC进行了改进,引入了多位量化技术、双采样技术以及斩波技术,使得ADC在保持高精度和一定速度的前提下整体功耗大幅度降低。
-
公开(公告)号:CN117040484A
公开(公告)日:2023-11-10
申请号:CN202310930912.8
申请日:2023-07-25
Applicant: 西安电子科技大学芜湖研究院
IPC: H03H17/02
Abstract: 本发明公开了一种高精度的数字抽取滤波器,涉及数字滤波技术领域,解决了现有技术中滤波器的通带不够平坦,越接近通带边缘的滚降现象越严重,并且会出现输出信号在通带处产生严重失真,难以压低噪声能量的问题,该电路包括:调制器、抽取滤波器、补偿滤波器、半带滤波器依次串联,调制滤波器用于将输入的模拟信号处理至高频信号上,得到高频密度波;抽取滤波器用于将高频密度波进行倍数抽取,得到密度波;补偿滤波器用于设置一个与抽取滤波器的幅频特性相反的补偿滤波器,对密度波进行补偿,得到补偿后的密度波;半带滤波器用于对补偿后的密度波进行降二倍频操作,得到数字信号;实现了对硬件要求不高,且能够对失真进行补偿。
-
-
-