-
公开(公告)号:CN111258504A
公开(公告)日:2020-06-09
申请号:CN202010042792.4
申请日:2020-01-15
Applicant: 西安电子科技大学
Abstract: 本发明属于雷达存储系统领域,具体涉及一种基于SATA接口固态硬盘的存储控制系统,包括:上位机存储控制系统;高速存储板,用于接收外部雷达天线数据,并与上位机存储控制系统之间通过高速串行计算机扩展总线标准接口进行信号传输,上位机存储控制系统与高速存储板进行用户层数据与控制命令的交互;高速存储板包括主控芯片和存储介质,主控芯片与上位机存储控制系统连接,并且主控芯片向存储介质发送控制信号接收存储介质的反馈信号。本发明通过高速存储系统的数据存放以及数据控制,解决了雷达工作中采集数据丢失以及研发过程中正确性的验证问题,方便机载雷达在工作中实时存储前端采集数据,便于前期雷达研发过程中的测试以及后期对数据的分析。
-
-
-
公开(公告)号:CN111208477A
公开(公告)日:2020-05-29
申请号:CN202010042798.1
申请日:2020-01-15
Applicant: 西安电子科技大学
Abstract: 本发明公开了一种多通道雷达信号的预处理方法,包括:接收并缓存多路光纤传输来多个通道的数据;分奇偶两路并行对数据进行脉冲压缩处理;利用两组乒乓RAM,依次将每个通道的脉冲压缩数据存储于一DDR3中;在存储时,以单个CPI为批次,交替地将各批次存储于DDR3的两部分空间中;每当DDR3中存储完成一个CPI的数据后,利用第三组乒乓RAM,从DDR3中读取每个通道的脉冲压缩数据;采用两路MTD的方式,对每次读取的脉冲压缩数据进行多普勒滤波处理;对多普勒滤波数据进行数据加权、通道融合以及fftshift运算,得到预处理后的数据。本发明可以提高多通道雷达信号的预处理效率。
-
-
公开(公告)号:CN110988820B
公开(公告)日:2023-02-10
申请号:CN201911055367.2
申请日:2019-10-31
Applicant: 西安电子科技大学
IPC: G01S7/40
Abstract: 本发明属于雷达技术领域,具体涉及一种高性能杂波发生器的设计方法。获取高斯白噪声随机序列和线性调频信号;根据高斯白噪声随机序列和瑞利分布滤波器得到第一杂波序列;根据高斯白噪声随机序列和对数正态分布滤波器得到第二杂波序列;分别对第一杂波序列和第二杂波序列和线性调频信号进行卷积操作得到第一初级回波信号和第二初级回波信号;对所述第一初级回波信号和所述第二初级回波信号进行判断得到第一回波信号和第二回波信号。本发明很好的解决了添加回波信息之后杂波的幅度分布问题,在对包括有杂波信息的回波进行脉冲压缩,动目标处理之后仍保持杂波的幅度和功率特性,为雷达系统的设计与测试提供了良好的保障。
-
公开(公告)号:CN110988820A
公开(公告)日:2020-04-10
申请号:CN201911055367.2
申请日:2019-10-31
Applicant: 西安电子科技大学
IPC: G01S7/40
Abstract: 本发明属于雷达技术领域,具体涉及一种高性能杂波发生器的设计方法。获取高斯白噪声随机序列和线性调频信号;根据高斯白噪声随机序列和瑞利分布滤波器得到第一杂波序列;根据高斯白噪声随机序列和对数正态分布滤波器得到第二杂波序列;分别对第一杂波序列和第二杂波序列和线性调频信号进行卷积操作得到第一初级回波信号和第二初级回波信号;对所述第一初级回波信号和所述第二初级回波信号进行判断得到第一回波信号和第二回波信号。本发明很好的解决了添加回波信息之后杂波的幅度分布问题,在对包括有杂波信息的回波进行脉冲压缩,动目标处理之后仍保持杂波的幅度和功率特性,为雷达系统的设计与测试提供了良好的保障。
-
公开(公告)号:CN111291320B
公开(公告)日:2023-12-15
申请号:CN202010047045.X
申请日:2020-01-16
Applicant: 西安电子科技大学
IPC: G06F17/16
Abstract: 本发明公开了一种基于HXDSP芯片的双精度浮点复数矩阵运算优化方法,属于数字信号处理器的底层函数优化领域;双精度浮点复数矩阵运算包含由多次第一双精度浮点复数矩阵中的一个元素与第二双精度浮点复数矩阵的前四列的对应行的四个元素相乘后并与第三双精度浮点复数矩阵对应元素相加的过程构成的内循环;多次由第一双精度浮点复数矩阵中的一行与第二双精度浮点复数矩阵的每个四列的对应四个元素相乘的过程构成的外循环;本发明通过对矩阵乘法的优化避免了内存中的读数冲突带来的卡顿现象,同时,充分利用硬件资源,提高运算效率。
-
公开(公告)号:CN111208477B
公开(公告)日:2023-02-24
申请号:CN202010042798.1
申请日:2020-01-15
Applicant: 西安电子科技大学
Abstract: 本发明公开了一种多通道雷达信号的预处理方法,包括:接收并缓存多路光纤传输来多个通道的数据;分奇偶两路并行对数据进行脉冲压缩处理;利用两组乒乓RAM,依次将每个通道的脉冲压缩数据存储于一DDR3中;在存储时,以单个CPI为批次,交替地将各批次存储于DDR3的两部分空间中;每当DDR3中存储完成一个CPI的数据后,利用第三组乒乓RAM,从DDR3中读取每个通道的脉冲压缩数据;采用两路MTD的方式,对每次读取的脉冲压缩数据进行多普勒滤波处理;对多普勒滤波数据进行数据加权、通道融合以及fftshift运算,得到预处理后的数据。本发明可以提高多通道雷达信号的预处理效率。
-
公开(公告)号:CN111291320A
公开(公告)日:2020-06-16
申请号:CN202010047045.X
申请日:2020-01-16
Applicant: 西安电子科技大学
IPC: G06F17/16
Abstract: 本发明公开了一种基于HXDSP芯片的双精度浮点复数矩阵运算优化方法,属于数字信号处理器的底层函数优化领域;双精度浮点复数矩阵运算包含由多次第一双精度浮点复数矩阵中的一个元素与第二双精度浮点复数矩阵的前四列的对应行的四个元素相乘后并与第三双精度浮点复数矩阵对应元素相加的过程构成的内循环;多次由第一双精度浮点复数矩阵中的一行与第二双精度浮点复数矩阵的每个四列的对应四个元素相乘的过程构成的外循环;本发明通过对矩阵乘法的优化避免了内存中的读数冲突带来的卡顿现象,同时,充分利用硬件资源,提高运算效率。
-
-
-
-
-
-
-
-
-