一种兼容两种曝光模式的CMOS图像传感器读出电路

    公开(公告)号:CN110351500A

    公开(公告)日:2019-10-18

    申请号:CN201910614970.3

    申请日:2019-07-09

    Abstract: 本发明公开了一种兼容两种曝光模式的CMOS图像传感器读出电路,包括像元、增益放大器、相关双采样电路、切换电路、斜坡发生电路、模拟数字转换器和计数器;像元输出端连接增益放大器的第一输入端;增益放大器的第二输入端连接切换电路的第一输出端,增益放大器的输出端连接相关双采样电路的输入端,相关双采样电路的输出端连接模拟数字转换器的第一输入端,模拟数字转换器的第二输入端连接斜坡发生电路的输出端,斜坡发生电路的输入端连接切换电路的第二输出端;模拟数字转换器的输出端连接计数器的输入端。本发明读出电路结构能够满足两种曝光模式输出,使两种曝光模式集成于同一相机;且兼容两种曝光模式的同时,基本不占用系统额外的面积和功耗。

    一种LVDS用高速数据传输预加重电路及其控制方法

    公开(公告)号:CN111313851B

    公开(公告)日:2023-02-24

    申请号:CN202010121621.0

    申请日:2020-02-26

    Abstract: 一种LVDS用高速数据传输预加重电路及其控制方法,采用两条预加重电流源电路、两个高增益宽带运算放大器以及四个预加重状态切换开关形成基本电路架构,在经典桥型开关电流源拓扑结构基础上增加四个预加重状态切换开关以及一个高增益宽带运算放大器实现对高速数据信号传输过程中高频分量进行幅度增强,以补偿高速信号传输过程信号幅值信息的衰减。本发明能够实现高速数据传输时明显提升共模电压的负反馈调节速度和精度,通过双高增益和宽带运放设计能够解决高速数据传输时共模信号恶化的问题,同时能够有效改善差分信号波形一致性差的问题,达到提升LVDS发送器电路整体信号完整性和减小误码率目的。

    一种兼容两种曝光模式的CMOS图像传感器读出电路

    公开(公告)号:CN110351500B

    公开(公告)日:2021-08-31

    申请号:CN201910614970.3

    申请日:2019-07-09

    Abstract: 本发明公开了一种兼容两种曝光模式的CMOS图像传感器读出电路,包括像元、增益放大器、相关双采样电路、切换电路、斜坡发生电路、模拟数字转换器和计数器;像元输出端连接增益放大器的第一输入端;增益放大器的第二输入端连接切换电路的第一输出端,增益放大器的输出端连接相关双采样电路的输入端,相关双采样电路的输出端连接模拟数字转换器的第一输入端,模拟数字转换器的第二输入端连接斜坡发生电路的输出端,斜坡发生电路的输入端连接切换电路的第二输出端;模拟数字转换器的输出端连接计数器的输入端。本发明读出电路结构能够满足两种曝光模式输出,使两种曝光模式集成于同一相机;且兼容两种曝光模式的同时,基本不占用系统额外的面积和功耗。

    一种用于8T像元的高速采样电路及其控制方法

    公开(公告)号:CN111263088B

    公开(公告)日:2022-03-22

    申请号:CN202010117697.6

    申请日:2020-02-25

    Abstract: 一种用于8T像元的高速采样电路及其控制方法,采样电路中包括运算放大,外接测试光电信号选通开关,外接测试复位信号选通开关,列采样开关,可调采样电容控制开关,可调反馈电容控制开关,缓冲开关,输出采样复位控制开关,输出采样信号控制开关,输出采样复位控制开关,输出采样信号控制开关,采样电容,反馈电容以及输出采样电容。不同于传统的相关双采样电路,本发明通过连续流水采样电路提高读出电路的输出速率,具有外部可测性设计、去失调设计、低噪声时序设计和高速输出采样设计,提高了数据处理速度。

    一种用于CMOS图像传感器的列读出电路校准系统及方法

    公开(公告)号:CN111757033A

    公开(公告)日:2020-10-09

    申请号:CN202010613941.8

    申请日:2020-06-30

    Abstract: 本发明公开了一种用于CMOS图像传感器的列读出电路校准系统及方法,通过在CMOS图像传感器上集成与有效列读出电路通过选通开关并联的校准列读出电路;利用有效列读出电路的读出数据判断CMOS图像传感器上有效列读出电路列的失效情况;通过校准列读出电路获取CMOS图像传感器上校准列读出电路的读出数据,根据校准列读出电路的读出数据判断校准列读出电路列的失效情况;利用校准列读出电路的有效列电路替换有效列读出电路的失效列电路,实现CMOS图像传感器的列读出电路校准,通过测试确定有效列读出电路中失效列,利用校准列读出电路实现失效列校准,可有效降低坏列影响,提升电路成品率。

    一种LVDS用高速数据传输预加重电路及其控制方法

    公开(公告)号:CN111313851A

    公开(公告)日:2020-06-19

    申请号:CN202010121621.0

    申请日:2020-02-26

    Abstract: 一种LVDS用高速数据传输预加重电路及其控制方法,采用两条预加重电流源电路、两个高增益宽带运算放大器以及四个预加重状态切换开关形成基本电路架构,在经典桥型开关电流源拓扑结构基础上增加四个预加重状态切换开关以及一个高增益宽带运算放大器实现对高速数据信号传输过程中高频分量进行幅度增强,以补偿高速信号传输过程信号幅值信息的衰减。本发明能够实现高速数据传输时明显提升共模电压的负反馈调节速度和精度,通过双高增益和宽带运放设计能够解决高速数据传输时共模信号恶化的问题,同时能够有效改善差分信号波形一致性差的问题,达到提升LVDS发送器电路整体信号完整性和减小误码率目的。

    一种用于8T像元的高速采样电路及其控制方法

    公开(公告)号:CN111263088A

    公开(公告)日:2020-06-09

    申请号:CN202010117697.6

    申请日:2020-02-25

    Abstract: 一种用于8T像元的高速采样电路及其控制方法,采样电路中包括运算放大,外接测试光电信号选通开关,外接测试复位信号选通开关,列采样开关,可调采样电容控制开关,可调反馈电容控制开关,缓冲开关,输出采样复位控制开关,输出采样信号控制开关,输出采样复位控制开关,输出采样信号控制开关,采样电容,反馈电容以及输出采样电容。不同于传统的相关双采样电路,本发明通过连续流水采样电路提高读出电路的输出速率,具有外部可测性设计、去失调设计、低噪声时序设计和高速输出采样设计,提高了数据处理速度。

Patent Agency Ranking