-
公开(公告)号:CN109936417A
公开(公告)日:2019-06-25
申请号:CN201910349945.7
申请日:2019-04-28
Applicant: 西安微电子技术研究所
IPC: H04B17/30
Abstract: 本发明公开了一种模拟同步工程遥测通信通道的测试板卡及其测试方法,包括PCI桥接芯片、实现同步工程遥测通信通道的FPGA器件、反相器、电阻和RC滤波电路,PCI桥接芯片的PCI总线接口与对应的信号连接,PCI桥接芯片的局部总线接口信号与FPGA器件连接,FPGA器件还分别通过反相器与电阻和RC滤波电路连接,用于接收被测宇航计算机同步工程遥测通信通道串行PCM码信号、发送时钟信号CLK和高有效的帧同步信号FFS,构成主模式三线制串行同步工程遥测通信通道3U标准结构的CPCI测试板卡。本发明采用CPCI结构3U测试板卡,体积小、抗干扰性强、通用性好;可对宇航计算机的三线制同步工程遥测通信通道通信正确性,以及通信参数裕量进行充分测试,验证其高的可靠性和环境适应性。
-
公开(公告)号:CN115113106A
公开(公告)日:2022-09-27
申请号:CN202210700057.7
申请日:2022-06-20
Applicant: 西安微电子技术研究所
IPC: G01R31/69
Abstract: 本发明属于电子技术领域,具体为一种接插件连接状态识别电路及方法。包括反相器、二极管VD1、电阻R1、电阻R2、电路电源以及信号处理器,所述反相器的门输入端连接所述电阻R2的第一端,所述反相器的门输出端连接所述信号处理器的通用输入管脚;所述电阻R2的第二端串联电阻R1后连接所述电路电源,所述电阻R2的第二端还连接所述二极管VD1的正极;接插件头的第一状态识别管脚和第二状态识别管脚短接,接插件座的第二状态识别管脚接地,接插件座的第一状态识别管脚连接所述二极管VD1的负极。在准确判别接插件连接状态的情况下,使内部低压器件与接插件管脚隔离而得到保护,提高抗静电能力,保证了接插件连接状态识别过程中的安全性问题。
-
公开(公告)号:CN112214195B
公开(公告)日:2022-08-30
申请号:CN202011075244.8
申请日:2020-10-13
Applicant: 西安微电子技术研究所
Abstract: 本发明提供一种宇航三线制同步从模式串行通信功能单元电路及方法,利用RC滤波网络充放电原理,滤除干扰毛刺信号,并把如时钟等几纳秒突变时间上升沿和下降沿的数字信号改变为几百微秒上升沿和下降沿缓变时间的信号,再利用施密特反相器上升沿电压门限值和下降沿电压门限值不同且相差的滞回效应特性,使缓变时钟信号再次变化为上升沿和下降沿几纳秒的突变时钟信号,且与原始时钟信号相比上升沿或下降沿延迟了数百微秒,因此可以调整优化时钟信号和帧信号的时序关系,从而大幅度提高串行通信功能单元抗信号长距离电缆传输延迟导致的时序关系畸变能力强,串行通信没有异常数据,通信可靠性高。电路系统结构简单、成本低廉。
-
公开(公告)号:CN114005406A
公开(公告)日:2022-02-01
申请号:CN202111267127.6
申请日:2021-10-28
Applicant: 西安微电子技术研究所
IPC: G09G3/3208
Abstract: 本发明公开了一种OLED显示电路,包括复位电路、两路LDO电源转换电路、总线驱动电路、发光二极管和OLED显示模块电路;其中一路LDO电源转换电路用于对复位电路、总线驱动电路进行限流供电;另一路LDO电源转换电路用于对OLED显示模块电路进行独立限流供电;复位电路的输入端连接处理器,复位电路的输出端连接总线驱动电路的输入端,所述总线驱动电路的输出端分别连接发光二极管的正端和OLED显示模块电路的输入端;正常运行时,发光二极管常亮;当OLED显示模块发生闩锁欠压时,发光二极管闪烁。基于空间抗辐照设计技术,研制成功了空间OLED显示应用电路设计技术,成功应用于国产空间站航天员操作力测量仪中,其抗太空高能离子的影响,满足空间站的应用要求。
-
公开(公告)号:CN113380167A
公开(公告)日:2021-09-10
申请号:CN202110662028.1
申请日:2021-06-15
Applicant: 西安微电子技术研究所
IPC: G09G3/14
Abstract: 本发明公开了一种宇航级数码管显示驱动电路及其应用,复位电路的电源输入管脚连接设备处理器的同分区电源,看门狗输入管脚连接设备处理器的通用输出管脚,看门狗输出管脚连接复位输入管脚,复位输出管脚连接设备处理器的复位管脚和动态刷新共阴极数码管电路的清零管脚,电压监控输出管脚连接电源转换电路的开关电管脚,电源转换电路的电源输入管脚和低电量输入管脚连接设备总电源,电源转换电路的电源输出管脚连接动态刷新共阴极数码管电路的电源输入管脚和电压监控输入管脚,电压监控输入管脚与电源输出管脚之间连接有分压电路,电压监控输入管脚连接设备处理器的通用输出输入管脚。本发明抗空间辐照环境性能好,能有效抗太空高能离子的影响。
-
公开(公告)号:CN110011878B
公开(公告)日:2020-10-16
申请号:CN201910349972.4
申请日:2019-04-28
Applicant: 西安微电子技术研究所
Abstract: 本发明公开了一种四CAN总线模拟时序通信测试板卡及其测试方法,包括PCI桥接芯片、FPGA、SOC处理器、CAN收发器,构成4个CAN通信通道的3U标准结构的CPCI模拟测试板卡,该标准板卡抗干扰、尺寸小、通用性好;基于FPGA设计实现,可灵活在系统设计、调试、实现通信通道时序控制和脉宽识别,体积小、通用性强。
-
公开(公告)号:CN114884494A
公开(公告)日:2022-08-09
申请号:CN202210700056.2
申请日:2022-06-20
Applicant: 西安微电子技术研究所
IPC: H03K17/081 , H03K17/687 , H02M7/06
Abstract: 本发明涉及电源控制技术领域,特别涉及一种开关电源及装置。采用继电器和PMOS管相结合控制开关电源,实现了第一级低压器件间接控制第二级高压器件,大幅度提高了对高压大功率设备开关电源的安全性和可靠性,能够适应空间环境应用,满足空间站技术要求。
-
公开(公告)号:CN109936417B
公开(公告)日:2021-06-08
申请号:CN201910349945.7
申请日:2019-04-28
Applicant: 西安微电子技术研究所
IPC: H04B17/30
Abstract: 本发明公开了一种模拟同步工程遥测通信通道的测试板卡及其测试方法,包括PCI桥接芯片、实现同步工程遥测通信通道的FPGA器件、反相器、电阻和RC滤波电路,PCI桥接芯片的PCI总线接口与对应的信号连接,PCI桥接芯片的局部总线接口信号与FPGA器件连接,FPGA器件还分别通过反相器与电阻和RC滤波电路连接,用于接收被测宇航计算机同步工程遥测通信通道串行PCM码信号、发送时钟信号CLK和高有效的帧同步信号FFS,构成主模式三线制串行同步工程遥测通信通道3U标准结构的CPCI测试板卡。本发明采用CPCI结构3U测试板卡,体积小、抗干扰性强、通用性好;可对宇航计算机的三线制同步工程遥测通信通道通信正确性,以及通信参数裕量进行充分测试,验证其高的可靠性和环境适应性。
-
公开(公告)号:CN112214195A
公开(公告)日:2021-01-12
申请号:CN202011075244.8
申请日:2020-10-13
Applicant: 西安微电子技术研究所
Abstract: 本发明提供一种宇航三线制同步从模式串行通信功能单元电路及方法,利用RC滤波网络充放电原理,滤除干扰毛刺信号,并把如时钟等几纳秒突变时间上升沿和下降沿的数字信号改变为几百微秒上升沿和下降沿缓变时间的信号,再利用施密特反相器上升沿电压门限值和下降沿电压门限值不同且相差的滞回效应特性,使缓变时钟信号再次变化为上升沿和下降沿几纳秒的突变时钟信号,且与原始时钟信号相比上升沿或下降沿延迟了数百微秒,因此可以调整优化时钟信号和帧信号的时序关系,从而大幅度提高串行通信功能单元抗信号长距离电缆传输延迟导致的时序关系畸变能力强,串行通信没有异常数据,通信可靠性高。电路系统结构简单、成本低廉。
-
公开(公告)号:CN110011878A
公开(公告)日:2019-07-12
申请号:CN201910349972.4
申请日:2019-04-28
Applicant: 西安微电子技术研究所
Abstract: 本发明公开了一种四CAN总线模拟时序通信测试板卡及其测试方法,包括PCI桥接芯片、FPGA、SOC处理器、CAN收发器,构成4个CAN通信通道的3U标准结构的CPCI模拟测试板卡,该标准板卡抗干扰、尺寸小、通用性好;基于FPGA设计实现,可灵活在系统设计、调试、实现通信通道时序控制和脉宽识别,体积小、通用性强。
-
-
-
-
-
-
-
-
-