-
公开(公告)号:CN109635241B
公开(公告)日:2023-09-01
申请号:CN201811544779.8
申请日:2018-12-17
Applicant: 西南电子技术研究所(中国电子科技集团公司第十研究所)
Abstract: 本发明提出的一种求解对称或厄密对称正定矩阵逆矩阵方法,旨在提供一种运算精度损失小,能够提高Cholesky分解并行性,实现高速低延时全并行结构的求解方法。本发明通过下述技术方案予以实现:在求解中,采用定点数的移位操作,将传统Right‑Looking结构的子矩阵下三角矩阵转化成等效子矩阵下三角矩阵,并进行矩阵迭代,利用并行Cholesky分解算法模块对n阶矩阵A进行n次迭代,输出下三角矩阵与对角矩阵,在FPGA并行性嵌入式平台上使用查表方式实现的除数分解函数;在迭代过程中,同时执行矩阵下三角子矩阵更新、列约化和对角元计算;利用改进(RL)并行分解算法实现Cholesky分解的全并行结构。
-
公开(公告)号:CN109239741B
公开(公告)日:2023-03-28
申请号:CN201811163444.1
申请日:2018-09-30
Applicant: 西南电子技术研究所(中国电子科技集团公司第十研究所)
IPC: G01S19/23
Abstract: 本发明提出了一种导航卫星多阵元天线自动校准测试系统,利用本发明可以快速自动生成导航卫星多阵元天线的相位校准数据,能对导航卫星多阵元天线进行故障测试。本发明通过下述技术方案予以实现:参考多阵元天线接收导航卫星信号及其载体环境反射物信号和待测多阵元天线的射线模型阵列流,小型化测试台从射线模型出发,将卫星信号作为校准源,测量参考多阵元天线各个阵元通道对不同方向入射的导航卫星信号的相位响应和载噪比,通过内置的控制器运行预先编制好的校准软件,自动测量多阵元天线的现场阵列流形矢量,快速生成待测多阵元天线现场校准数据,检测待测多阵元天线的环境一致性、多阵元间一致性和故障及波束控制中的相位。
-
公开(公告)号:CN111199017A
公开(公告)日:2020-05-26
申请号:CN202010010774.8
申请日:2020-01-06
Applicant: 西南电子技术研究所(中国电子科技集团公司第十研究所)
Abstract: 本发明提出的一种多功能厄密对称矩阵求逆IP核的实现方法,旨在提供一种高性能、低延时、资源可复用、阶数可配置,的求逆IP核的实现方法。本发明通过下述技术方案予以实现:基于FPGA的矩阵求逆IP核,矩阵分解/求逆FPGA处理模块将一系列多功能乘加缩放单元MA与FIFO级联构成求解IP核的复乘主通道,下三角矩阵L输入数据通过输入接口1流入作为辅助通道,在求解IP核中,矩阵分解/求逆FPGA处理模块将作为厄密对称矩阵的待分解矩阵A、目标矩阵B数据流从输入接口2流入IP核复乘主通道,下三角矩阵L输入数据依次通过辅助通道上的FIFO数据缓存器,FIFO通过延迟抽头模块分为两路,直达MA0,输出分解结果。
-
公开(公告)号:CN109239741A
公开(公告)日:2019-01-18
申请号:CN201811163444.1
申请日:2018-09-30
Applicant: 西南电子技术研究所(中国电子科技集团公司第十研究所)
IPC: G01S19/23
Abstract: 本发明提出了一种导航卫星多阵元天线自动校准测试系统,利用本发明可以快速自动生成导航卫星多阵元天线的相位校准数据,能对导航卫星多阵元天线进行故障测试。本发明通过下述技术方案予以实现:参考多阵元天线接收导航卫星信号及其载体环境反射物信号和待测多阵元天线的射线模型阵列流,小型化测试台从射线模型出发,将卫星信号作为校准源,测量参考多阵元天线各个阵元通道对不同方向入射的导航卫星信号的相位响应和载噪比,通过内置的控制器运行预先编制好的校准软件,自动测量多阵元天线的现场阵列流形矢量,快速生成待测多阵元天线现场校准数据,检测待测多阵元天线的环境一致性、多阵元间一致性和故障及波束控制中的相位。
-
公开(公告)号:CN109635241A
公开(公告)日:2019-04-16
申请号:CN201811544779.8
申请日:2018-12-17
Applicant: 西南电子技术研究所(中国电子科技集团公司第十研究所)
CPC classification number: G06F17/16 , G06F9/3867
Abstract: 本发明提出的一种求解对称或厄密对称正定矩阵逆矩阵方法,旨在提供一种运算精度损失小,能够提高Cholesky分解并行性,实现高速低延时全并行结构的求解方法。本发明通过下述技术方案予以实现:在求解中,采用定点数的移位操作,将传统Right‑Looking结构的子矩阵下三角矩阵转化成等效子矩阵下三角矩阵,并进行矩阵迭代,利用并行Cholesky分解算法模块对n阶矩阵A进行n次迭代,输出下三角矩阵与对角矩阵,在FPGA并行性嵌入式平台上使用查表方式实现的除数分解函数;在迭代过程中,同时执行矩阵下三角子矩阵更新、列约化和对角元计算;利用改进(RL)并行分解算法实现Cholesky分解的全并行结构。
-
公开(公告)号:CN111199017B
公开(公告)日:2023-02-28
申请号:CN202010010774.8
申请日:2020-01-06
Applicant: 西南电子技术研究所(中国电子科技集团公司第十研究所)
Abstract: 本发明提出的一种多功能厄密对称矩阵求逆IP核的实现方法,旨在提供一种高性能、低延时、资源可复用、阶数可配置,的求逆IP核的实现方法。本发明通过下述技术方案予以实现:基于FPGA的矩阵求逆IP核,矩阵分解/求逆FPGA处理模块将一系列多功能乘加缩放单元MA与FIFO级联构成求解IP核的复乘主通道,下三角矩阵L输入数据通过输入接口1流入作为辅助通道,在求解IP核中,矩阵分解/求逆FPGA处理模块将作为厄密对称矩阵的待分解矩阵A、目标矩阵B数据流从输入接口2流入IP核复乘主通道,下三角矩阵L输入数据依次通过辅助通道上的FIFO数据缓存器,FIFO通过延迟抽头模块分为两路,直达MA0,输出分解结果。
-
-
-
-
-