一种地址快速读出电路及读出方法

    公开(公告)号:CN113973185A

    公开(公告)日:2022-01-25

    申请号:CN202111256292.1

    申请日:2021-10-27

    Abstract: 本发明涉及一种地址快速读出电路及读出方法,包括多组通道,每组通道电路连接结构相同;每组通道内均集成控制锁存器与上拉下拉单元,其中的上拉下拉单元配置方式不同,每组通道的通道击中信号经运算后作为本组片选信号传输至下级编码电路,下级编码电路以相同方式逐级传输片选信号;每组通道设置三态缓冲器作为控制开关,通过在通道内集成控制锁存器与上拉下拉单元数值直接读出的方式,显著减少地址传输延时,加快了地址读出速度,并且将读出电路集成在通道内部,作为标准模块或IP处理,有利于模块电路复用,易于芯片阵列的扩展;设置通道内上拉下拉单元的方式快速读出得到低位地址,同时结合分级地址编码方案获得高位地址,保证了功耗要求。

    一种地址快速读出电路及读出方法

    公开(公告)号:CN113973185B

    公开(公告)日:2025-05-13

    申请号:CN202111256292.1

    申请日:2021-10-27

    Abstract: 本发明涉及一种地址快速读出电路及读出方法,包括多组通道,每组通道电路连接结构相同;每组通道内均集成控制锁存器与上拉下拉单元,其中的上拉下拉单元配置方式不同,每组通道的通道击中信号经运算后作为本组片选信号传输至下级编码电路,下级编码电路以相同方式逐级传输片选信号;每组通道设置三态缓冲器作为控制开关,通过在通道内集成控制锁存器与上拉下拉单元数值直接读出的方式,显著减少地址传输延时,加快了地址读出速度,并且将读出电路集成在通道内部,作为标准模块或IP处理,有利于模块电路复用,易于芯片阵列的扩展;设置通道内上拉下拉单元的方式快速读出得到低位地址,同时结合分级地址编码方案获得高位地址,保证了功耗要求。

    一种树状组织的缓存结构及其应用

    公开(公告)号:CN113986782B

    公开(公告)日:2024-05-14

    申请号:CN202111305456.5

    申请日:2021-11-05

    Abstract: 本发明提供了一种树状组织的缓存结构及其应用,属于辐射探测领域,包括多个通道、多个叶子节点和N层父节点,各通道数据首先通过叶子节点的读出控制读出并存储在叶子节点的子存储器;然后叶子节点向其父节点申请数据转移,当父节点空闲时,允许对应子节点的数据输出转移,子节点完成数据转移后释放自己的存储空间,从而为下次信号读取做好准备;当父节点忙碌时,该子节点等待直到父节点空闲,最终实现所有数据通过根节点缓冲输出。本发明让各通道共享存储空间,能够有效减少电路设计所需的存储空间,从而节约芯片面积,进而优化布线减少时钟网络的负载,降低功耗,可用于高能物理、空间探测、医学成像等领域超多通道传感器前端高速数据的缓冲读出。

    一种SAR ADC的电容阵列开关方法
    6.
    发明公开

    公开(公告)号:CN117713817A

    公开(公告)日:2024-03-15

    申请号:CN202311741274.1

    申请日:2023-12-18

    Abstract: 本发明公开了一种SAR ADC的电容阵列开关方法,涉及SAR ADC的电容型DAC技术领域,包括以下步骤:采样阶段,将两个输入信号通过采样开关分别连接到UP阵列和DOWN阵列的顶板,UP阵列和DOWN阵列所有电容的底板均与第三电平VCM相连,VCM=1/2VREF;转换阶段,将采样开关断开,比较器通过比较UP阵列和DOWN阵列的顶板电压,得到多位数字码,根据数字码控制UP阵列和DOWN阵列中多个对应电容的底板与多个参考电平的连接关系。本发明相比于其余功耗效率很高的开关方法,除了最后一次转换,其余转换时的输出共模电平均保持不变,对比较器的性能设计的影响可以忽略。

    一种静态功耗自动配置的低功耗前端读出电路及设计方法

    公开(公告)号:CN113794449B

    公开(公告)日:2024-02-02

    申请号:CN202111087544.2

    申请日:2021-09-16

    Abstract: 本发明提供了一种静态功耗自动配置的低功耗前端读出电路及设计方法,属于低功耗前端读出集成电路结构领域。通过设计静态功耗可配置的前置放大器和全自动配置自动配置逻辑,根据不同情况下设定的阈值电压来实现前端读出ASIC的模拟前端电路静态功耗的动态管理,从而实现了在不同探测能量下限的条件下,前端读出ASIC工作在最低的功耗且满足触发率的目标。通过本发明中数字辅助的方法实现了模拟前端静态功耗的全自动管理,使前端读出ASIC可以获得更低的功耗并且适合工艺尺寸缩小的低功耗设计趋势。

    一种具备自动复位机制的多级时间数字转换器

    公开(公告)号:CN114967411B

    公开(公告)日:2024-01-16

    申请号:CN202210714558.0

    申请日:2022-06-23

    Abstract: 本发明公开了一种具备自动复位机制的多级时间数字转换器,涉及时间数字转换器技术领域,包括依次级联的第一级量化结构、第二级量化结构和第三级量化结构;第一级量化结构包括:一个n位二进制计数器;第二级量化结构包括:并行的多相时钟插值采样电路和同步电路;第三级量化结构包括:加入自动复位电路的游标延迟环;加入自动复位电路的游标延迟环包括:第一输入上升沿检测电路和第二输入上升沿检测电路、第一脉冲展宽电路和第二脉冲展宽电路、自动复位电路。

    一种粒子图像的数据压缩电路和数据压缩方法

    公开(公告)号:CN115032681A

    公开(公告)日:2022-09-09

    申请号:CN202210632037.0

    申请日:2022-06-07

    Abstract: 本发明公开了一种粒子图像的数据压缩电路,包括:读出通道,用于读取到像素阵列中任一组击中粒子的地址数据后发送,压缩读出电路,与读出通道连接,用于接收读出通道发送的粒子地址数据,对粒子地址数据进行数据压缩,产生首地址和压缩编码,下级数据处理模块,与压缩读出电路连接,用于读取压缩读出电路产生的本组击中粒子首地址和压缩编码。该方法解决了二维粒子图像团簇的数据压缩问题。

Patent Agency Ranking