-
公开(公告)号:CN101976214B
公开(公告)日:2012-12-19
申请号:CN201010500766.8
申请日:2010-09-30
Applicant: 西北工业大学
IPC: G06F11/10
Abstract: 本发明涉及一种自适应速率CRC码的实现方法和装置,技术特征在于:对输入的总线数据序列进行检测,获取总线的数据传输速率;将接收到的总线数据与初始CRC码的异或运算得到不同速率下的CRC码运算结果;依据获取数据传输速率,从上一步得到的CRC码运算结果中得到最终的CRC码。本方法适用于高速串行总线通信中不同数据传输速率下的CRC码计算。本发明的有益效果:能够显著提高实现CRC码时的运算性能,解决了串行总线通信数据传输中快速校验的问题。本发明方法可以有效提高串行总线传输速率,节省芯片逻辑资源,而且低速时使用的资源少,降低了芯片的功耗。
-
公开(公告)号:CN101976214A
公开(公告)日:2011-02-16
申请号:CN201010500766.8
申请日:2010-09-30
Applicant: 西北工业大学
IPC: G06F11/10
Abstract: 本发明涉及一种自适应速率CRC码的实现方法和装置,技术特征在于:对输入的总线数据序列进行检测,获取总线的数据传输速率;将接收到的总线数据与初始CRC码的异或运算得到不同速率下的CRC码运算结果;依据获取数据传输速率,从上一步得到的CRC码运算结果中得到最终的CRC码。本方法适用于高速串行总线通信中不同数据传输速率下的CRC码计算。本发明的有益效果:能够显著提高实现CRC码时的运算性能,解决了串行总线通信数据传输中快速校验的问题。本发明方法可以有效提高串行总线传输速率,节省芯片逻辑资源,而且低速时使用的资源少,降低了芯片的功耗。
-
公开(公告)号:CN201846342U
公开(公告)日:2011-05-25
申请号:CN201020553644.0
申请日:2010-09-30
Applicant: 西北工业大学
IPC: H04L1/00
Abstract: 本实用新型涉及一种自适应速率CRC码的实现装置,技术特征在于:速率检测器的输出端与CRC校验单元内若干个相同的异或单元的速率输入端联接,并与数据选择器的速率输入端联接,若干个相同的异或单元的数据输入端与输入数据联接,各个异或单元的CRC码输出端与下一级异或单元的CRC码输入端联接,数据选择器的输出端反馈联接第一个异或单元的CRC码输入端。有益效果:能够显著提高实现CRC码时的运算性能,解决了串行总线通信数据传输中快速校验的问题。本实用新型方法可以有效提高串行总线传输速率,节省芯片逻辑资源,而且低速时使用的资源少,降低了芯片的功耗。
-
-